微機(jī)原理與接口技術(shù)試題及答案

微機(jī)原理與接口技術(shù)試題及答案

ID:14507084

大?。?1.44 KB

頁數(shù):4頁

時(shí)間:2018-07-29

微機(jī)原理與接口技術(shù)試題及答案_第1頁
微機(jī)原理與接口技術(shù)試題及答案_第2頁
微機(jī)原理與接口技術(shù)試題及答案_第3頁
微機(jī)原理與接口技術(shù)試題及答案_第4頁
資源描述:

《微機(jī)原理與接口技術(shù)試題及答案》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫。

1、一、填空題(每空1分,共15分)得分評閱人1.RESET信號到來后8088/86的CS和IP分別為_FFFF_H和_0000_H。2.在特殊全嵌套方式下,8259可響應(yīng)同級或高級中斷請求。3.CPU與外設(shè)接口通過?數(shù)據(jù)總線傳送狀態(tài)信號與命令信號。4.8255有3種工作方式,其中方式2只允許A口使用。5.有地址重迭現(xiàn)象的譯碼方式為部分譯碼和線選法。6.外設(shè)端口的編址方式有I/O端口獨(dú).立編址和I/O端口與存儲器統(tǒng)一編址。7.INT8253采用BCD碼計(jì)數(shù)時(shí),其最大計(jì)數(shù)值為__10000__,此時(shí)的計(jì)數(shù)初值為__0000__。8.8088/8086的AD7-A

2、D0是地址數(shù)據(jù)復(fù)用引腳,在T1時(shí)傳送__地址信號__。9.8259A作為主片時(shí)其引腳CAS0-CAS2的信息傳送方向是_向外_。10.RS-232C是適用于__數(shù)據(jù)終端設(shè)備DTE__和__數(shù)據(jù)通信設(shè)備DCE__間的接口。二、單項(xiàng)選擇題(每小題1分,共20分)得分評閱人1.8086CPU尋址I/O端口最多使用(4)條地址線。(1)8(2)10(3)12(4)162.CPU執(zhí)行IN指令時(shí)有效的信號組合是(1)。(1)=0,=1(2)=0,=0(3)=0,=1(4)=0,=03.某計(jì)算機(jī)的字長是16位,它的存儲器容量是64KB,若按字編址那么它的最大尋址范圍是(

3、2)。(1)64K字(2)32K字(3)64KB(4)32KB4.某一SRAM芯片的容量是512×8位,除電源和接地線外,該芯片的其他引腳最少應(yīng)為(4)根。(1)25(2)23(3)21(4)195.8088/8086的基本總線周期由(2)個(gè)時(shí)鐘周期組成。(1)2(2)4(3)5(4)66.在8086系統(tǒng)中中斷號為0AH,則存放中斷向量的內(nèi)存起始地址為(2)。(1)0AH(2)28H(3)4AH(4)2AH7.采用兩片8259A可編程中斷控制器級聯(lián)使用,可以使CPU的可屏蔽中斷擴(kuò)大到(1)。(1)15級(2)16級(3)32級(4)64級8.當(dāng)IF=0,8

4、088/8086CPU不響應(yīng)(2)中斷請求。(1)INTN(2)INTR(3)NMI(4)INTO9.8253可編程定時(shí)器/計(jì)數(shù)器中,其二進(jìn)制的最大計(jì)數(shù)初值為(3)。(1)65536(2)7FFFH(3)0000H(4)FFFFH10.8086/88CPU在響應(yīng)中斷時(shí)要執(zhí)行(2)個(gè)中斷響應(yīng)周期。(1)1個(gè)(2)2個(gè)(3)3個(gè)(4)4個(gè)11.中斷向量表是存放(2)的存儲區(qū)域.(1)中斷類型號(2)中斷服務(wù)程序入口處地址(3)中斷斷點(diǎn)地址(4)程序狀態(tài)字12.INT8255中可用置位/復(fù)位控制字對(3)的各位進(jìn)行按位操作以實(shí)現(xiàn)某些控制功能。(1)A口(2)B口

5、(3)C口(4)數(shù)據(jù)總線緩沖器11.RS-232C標(biāo)準(zhǔn)規(guī)定信號“0”和“1”的電平是(3)。(1)0V和+3V~+15V(2)-3V~-15V和0V(3)+3V至+15V和-3V~-15V(4)+3V~+15V和-0V12.對于開關(guān)型設(shè)備的控制,適合采用的I/O傳送方式是(1)。(1)無條件(2)查詢(3)中斷(4)DMA13.傳送數(shù)據(jù)時(shí),占用CPU時(shí)間最長的傳送方式是(1)。(1)查詢(2)中斷(3)DMA(4)IOP14.既然是在數(shù)據(jù)傳輸率相同的情況下,那么,又說同步字符傳輸速度要高于異步字符傳輸其原因是(2)。(1)發(fā)生錯(cuò)誤的概率少(2)附加位信息總

6、量少(3)雙方通信同步(4)字符之間無間隔15.巳知DRAM2118芯片容量為16K×1位,若組成64KB的系統(tǒng)存儲器,則組成的芯片組數(shù)和每個(gè)芯片組的芯片數(shù)為(4).(1)2和8(2)1和16(3)4和16(4)4和816.INT8259中斷屏蔽寄存儲器的作用是(2).(1)禁止CPU響應(yīng)外設(shè)的中斷請求(2)禁止外設(shè)向CPU發(fā)中斷請求(3)禁止軟中斷請求(4)禁止NMI中斷請求17.在正常EOI方式下,中斷結(jié)束命令是清除(2)中的某一位.(1)IRR(2)ISR(3)IMR(4)程序狀態(tài)字18.軟中斷INTN的優(yōu)先級排列原則是(3).(1)N值愈小級別愈高

7、(2)N值愈大級別愈高(3)無優(yōu)先級別(4)隨應(yīng)用而定19.串行異步通信傳輸?shù)闹饕攸c(diǎn)是(2).(1)通信雙方不必同步(2)每個(gè)字符的發(fā)送是獨(dú)立的(3)字符之間的傳送時(shí)間長度應(yīng)相同(4)字符發(fā)送速率由波特率決定20.8位D/A轉(zhuǎn)換器的分辨率能給出滿量程電壓的(4).(1)1/8(2)1/16(3)1/32(4)1/256三、判斷說明題(正者在括號內(nèi)打“√”,誤者在括號內(nèi)打“×”,均需說明理由。每小題2分,共10分)得分評閱人1.8086CPU在讀/寫總線周期的T3狀態(tài)結(jié)束對READY線采樣,如果READY為低電平,則在T3與T4狀態(tài)之間插入等待狀態(tài)TW。(

8、×)應(yīng)改為:8086CPU在讀/寫總線周期的T3狀態(tài)開始對READ

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時(shí)聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。