半導(dǎo)體器件與集成電路抗靜電放電(esd)

半導(dǎo)體器件與集成電路抗靜電放電(esd)

ID:20355291

大小:55.00 KB

頁數(shù):3頁

時間:2018-10-09

半導(dǎo)體器件與集成電路抗靜電放電(esd)_第1頁
半導(dǎo)體器件與集成電路抗靜電放電(esd)_第2頁
半導(dǎo)體器件與集成電路抗靜電放電(esd)_第3頁
資源描述:

《半導(dǎo)體器件與集成電路抗靜電放電(esd)》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、培訓(xùn)綱要Brief:CMOS/RFICsElectrostaticDischargeandFA集成電路靜電放電及其失效分析技術(shù)1CMOSICESDDesignFundamentalConceptsofESDDesign-靜電放電設(shè)計基本概念·AlternateCurrentLoops-AC電流環(huán)·Switches-開關(guān)·DecouplingofCurrentPaths-去耦電流通道·Buffering-緩沖電路TimeConstants時間常數(shù)·ESDTimeConstants-靜電放電的時間常數(shù)·Humanbodymodelcharac

2、teristictime-HBM人體模型特征時間·Machinemodelcharacteristictime-MM機器模型特征時間·Chargeddevicemodelcharacteristictime-CDM充電器件模型特征時間·Chargedcablemodelcharacteristictime-CCM充電電纜模型特征時間·Transmissionlinepulse(TLP)modelcharacteristictime-TLP傳輸線脈沖模型特征時間·Veryfasttransmissionlinepulse(VF-TLP)mo

3、del-VF-TLP模型IntrotoESDDesignSynthesis-ESD設(shè)計綜合介紹·SynthesisandArchitectureofaSemiconductorChipforESDprotection-ESD保護的芯片結(jié)構(gòu)和集成·Digital,AnalogandRFComponents-數(shù)字、模擬和射頻元件·InterfaceCircuitsandESDElements-接口電路和ESD要素·ESDPowerClampsNetworks-ESD功率鉗制網(wǎng)絡(luò)·ESDRail-to-RailNetworks-ESDrail-

4、to-rail網(wǎng)絡(luò)·GuardRings-保護環(huán)·Pads,FloatingPads,andNoConnectPads-壓焊點,懸浮壓焊點和無連接壓焊點·StructuresUnderPads-焊盤下結(jié)構(gòu)MOSFETElectrostaticDischarge(ESD)Design-MOSFETESD設(shè)計·BasicESDDesignConcepts-基本的ESD設(shè)計概念DiodeDesign-二極管設(shè)計·ESDDiodeDesign:ESDBasics-基于二極管的ESD設(shè)計基礎(chǔ)·DiodeStringDesignandIntegrat

5、ion-二極管串設(shè)計和集成·Triple-WellDiodes-三層阱二極管·TripleWellDiodeandIntegration-三層阱二極管設(shè)計和集成Off-ChipDrivers(OCD)andESD-離線驅(qū)動器和ESD·Off-ChipDrivers(OCD)-離線驅(qū)動器·OCDESDDesignBasics-離線驅(qū)動器ESD設(shè)計基礎(chǔ)ReceiverCircuitsandESD-接收器·ReceiversandESD-接收器和ESD·ReceiverPerformanceandESDLoadingEffect-接收器性能和E

6、SD負(fù)載效應(yīng)ESDPowerClampDesignPractices-ESD功率鉗制設(shè)計原則·ESDPowerClampBasics-ESD功率鉗制電路基礎(chǔ)知識·ESDPowerClamps:Diode-based-基于二極管的ESD功率鉗制·ESDPowerClamps:Triple-WellSeriesDiodesasCoreClamps-基于三極管串的功率鉗制·ESDPowerClamps:SOISeriesDiodesESDPowerClamps-基于SOI二極管串的功率鉗制·ESDPowerClamps:MOSFET-based

7、-基于MOSFET的ESD功率鉗制·ESDPowerClamps:Bipolar-Based:Si,SiliconGermanium,andGalliumArsenide-基于雙極工藝(Si、SiGe、GaAs)的ESD功率鉗制2RFICESDDesign–RFICESDDesignRFESDDesign-射頻ESD設(shè)計基礎(chǔ)·WhatMakesRFESDDesignUnique?-射頻電路ESD設(shè)計的重要性·RFESDDesignFundamentals-射頻電路ESD設(shè)計的基本概念·RFESDmetrics-RFESD設(shè)計方法·Capa

8、citorsandESD-電容和ESD·InductorsandESD-電感和ESDRFESDDegradationandTestingTechniques-RFESD退化和測試技術(shù)·ESDR

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。