基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)

基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)

ID:25120180

大?。?3.50 KB

頁數(shù):5頁

時間:2018-11-18

基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)_第1頁
基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)_第2頁
基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)_第3頁
基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)_第4頁
基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)_第5頁
資源描述:

《基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于vme的星載上行數(shù)據(jù) 數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)》由會員上傳分享,免費在線閱讀,更多相關內容在工程資料-天天文庫。

1、基于VME的星載上行數(shù)據(jù)數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)基于VME的星載上行數(shù)據(jù)數(shù)據(jù)模塊測試平臺的設計與實現(xiàn)

2、第1內容顯示中關鍵詞:VME總線測試平臺PSKFPGAVME(VersaModuleEurocard)總線是一種計算機總線結構。Versa總線由Motorola公司專為其MC6800處理器開發(fā)設計的,VME總線是在Versa總線的基礎上發(fā)展起來的,主要采用了Versa總線的電氣標準及歐式卡(Eurocard)的機械標準。VME總線在工業(yè)領域得到了廣泛應用,航空、航天和軍事等領域也大量采用VME總線。在以VME

3、為背板總線的系統(tǒng)中,很多功能模塊作為VME從設備存在于系統(tǒng)中。目前,市場上有關VME從設備的專用接口芯片功能復雜,成本很高,不被廣泛使用,很多VME從設備都需要自行開發(fā)VME從設備接口。本文介紹一種圍繞FPGA芯片設計VME總線從設備接口的技術。本文設計的基于VME的測試平臺是某星載上行數(shù)據(jù)處理模塊的測試平臺。2基于VME的星載上行數(shù)據(jù)處理模塊測試平臺的設計2.1測試平臺的系統(tǒng)組成星載上行數(shù)據(jù)處理模塊由PSK解調卡、指令譯碼卡和存儲器加載卡及VME接口卡組成,主要用來完成上行PSK副載波信號的解調、譯碼和處理。其

4、中數(shù)據(jù)注入卡屬于VME從設備。對星載上行數(shù)據(jù)處理模塊進行測試的平臺由VME機箱、仿真VME計算機、監(jiān)測設備和運行在監(jiān)控計算機上的監(jiān)控軟件組成,用來驗證上行數(shù)據(jù)處理模塊的功能及VME從設備接口的設計。系統(tǒng)組成框圖如圖2所示。上行數(shù)據(jù)處理模塊所包括的功能單元均以雙高度VME卡的形式安裝在VME機箱中,其中數(shù)據(jù)注入板卡通過VME接口與仿真VME計算機完成數(shù)據(jù)通信。VME機箱是提供測試模塊和被測模塊的機械及電氣安裝載體。運行在監(jiān)控計算機上的監(jiān)控軟件提供人機會話界面;設置測試床工作模式(自檢/工作);接收由VME仿真計算機

5、傳回的遙測參數(shù),反映星上設備的工作狀態(tài);接收顯示由VME仿真計算機傳送的注入數(shù)據(jù);接收顯示檢測設備發(fā)出的指令檢測報告。2.2監(jiān)測設備的設計監(jiān)測設備用來檢測上行數(shù)據(jù)處理模塊譯碼輸出的指令代碼,并且提供雙電平狀態(tài)信號,檢測上行數(shù)據(jù)處理模塊延時輸出的控制信號、星上設備用電以及硬件復位等。原理框圖如圖3所示。2.3VME仿真計算機的設計圖3VME仿真計算機負責管理上行數(shù)據(jù)處理模塊的工作模式。它通過仿真VME總線時序對上行數(shù)據(jù)處理模塊進行數(shù)據(jù)的訪問,并且能夠接收和響應上行數(shù)據(jù)處理模塊的終端請求,然后讀取遙控注入數(shù)據(jù)和遙測參

6、數(shù)并傳送給測試計算機。另外,仿真計算機還可以通過VME總線向上行數(shù)據(jù)處理模塊發(fā)送間接指令。其原理框圖如圖4所示。3VME總線從設備接口的設計與實現(xiàn)3.1EDA技術在現(xiàn)代電子系統(tǒng)設計領域,EDA技術已經逐漸成為電子系統(tǒng)的主要設計手段。FPGA(現(xiàn)場可編程門陣列)是EDA技術中重要的一種應用。FPGA器件在結構上由邏輯功能塊排列為陣列,并由可編程的內部連線連接這些功能塊來實現(xiàn)一定的邏輯功能。本設計中遙測解調及遙控注入深試卡的數(shù)字和邏輯電路部分均由FPGA器件來完成,這里采用Altera公司的FPGA芯片ACEK1K3

7、0QC208。該芯片具有三萬門可編程邏輯單元,屬于Sram型的FPGA芯片,邏輯信息保存在芯片的靜態(tài)存儲器中,上電時動態(tài)加載。這種類型的器件在驗證期間可以使用下載工具將邏輯加載到芯片中,驗證完畢后需要將邏輯信息燒寫在專門的PROM中,以后系統(tǒng)上電時,F(xiàn)PGA從PROM中自動加載邏輯。3.2從設備接口的設計在本設計中,VME從設備接口功能為(A24/D16)和(A16/D08),對應的AM代碼如下(IEEESTD1014-1987);AM=0x2DShortsupervisoryaccess(A16)AM=0x29

8、Shortnonprivilegedaccess(A16)AM=0x3EStandardsupervisoryprogramaccess(A24)AM=0x3DStandardsupervisorydataaccess(A24)AM=0x3AStandardnonprivilegedprogramaccess(A24)AM=0x39Standardnonprivilegeddataaccess(A24)AM=0x3FStandardsupervisoryblocktransfer(A24)AM=0x3bStand

9、ardnonprivilegedblocktransfer(A24)VME總線特性為:*A24和A16訪問*D16和D08(EO)訪問*支持D16BLOCK傳輸*支持D08(EO)BLOCK傳輸*支持RModify-E總線從設備接口需要包括中斷設計,其功能為完成VME中斷請求全過程中的所有應答時序。設計參數(shù)(IEEESTD1014-1987)如下:*中斷釋放方式:RORA

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現(xiàn)內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。