關(guān)鍵詞:DDSFPGA頻率合成器跳頻通信在眾多的通信技術(shù)中,擴(kuò)頻通信技術(shù)由于具有獨(dú)特的抗干擾能力以及寬的使用頻帶而在軍事通信領(lǐng)域倍受青睞。根據(jù)擴(kuò)頻通信調(diào)制方式的不同,它可以分為直接序列擴(kuò)頻方式(DS)、">
跳頻通信信號(hào)源的研制

跳頻通信信號(hào)源的研制

ID:25530995

大小:51.00 KB

頁(yè)數(shù):6頁(yè)

時(shí)間:2018-11-20

跳頻通信信號(hào)源的研制_第1頁(yè)
跳頻通信信號(hào)源的研制_第2頁(yè)
跳頻通信信號(hào)源的研制_第3頁(yè)
跳頻通信信號(hào)源的研制_第4頁(yè)
跳頻通信信號(hào)源的研制_第5頁(yè)
資源描述:

《跳頻通信信號(hào)源的研制》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫(kù)。

1、跳頻通信信號(hào)源的研制

2、第1lunal>關(guān)鍵詞:DDSFPGA頻率合成器跳頻通信在眾多的通信技術(shù)中,擴(kuò)頻通信技術(shù)由于具有獨(dú)特的抗干擾能力以及寬的使用頻帶而在軍事通信領(lǐng)域倍受青睞。根據(jù)擴(kuò)頻通信調(diào)制方式的不同,它可以分為直接序列擴(kuò)頻方式(DS)、跳頻方式(FH)、跳時(shí)方式(FT)及兼有以上方式中二種以上的混合方式。其中跳頻通信具有保密性好、不易受遠(yuǎn)近干擾和多徑干擾的影響等優(yōu)點(diǎn),是一種很有前景的通信方式。跳頻系統(tǒng)的頻率跳變,受到偽隨機(jī)碼的控制。不同的時(shí)間、不同的偽碼相位,頻率合成器產(chǎn)生的相應(yīng)頻率也不同。把跳頻系統(tǒng)的頻率跳變規(guī)律稱為跳頻圖案。跳頻圖案是時(shí)間和頻

3、率的函數(shù),故又稱為時(shí)間-頻率矩陣,簡(jiǎn)稱時(shí)頻矩陣。時(shí)頻矩陣可直觀描述出頻率跳變規(guī)律,如圖1所示。跳頻圖案的設(shè)計(jì)是跳頻通信系統(tǒng)的一個(gè)關(guān)鍵問題,直接影響到跳頻系統(tǒng)的保密、抗干擾、多址等性能。一般要求跳頻圖案的周期要長(zhǎng),這就要求控制跳頻圖案的偽隨機(jī)碼周期要長(zhǎng),即移位寄存器的級(jí)數(shù)要大。1基于FPGA和DDS技術(shù)的跳頻信號(hào)源設(shè)計(jì)跳頻信號(hào)源即為載波頻率按照一定跳頻圖案跳變的信號(hào)發(fā)生器。設(shè)計(jì)一個(gè)性能優(yōu)異的跳頻信號(hào)源,困難在于其優(yōu)良的頻譜性能。筆者提出了一種基于FPGA12和DDS技術(shù)的跳頻圖案的設(shè)計(jì)方案。指標(biāo)如下:600跳/秒跳速;20個(gè)跳頻點(diǎn);3.4MHz

4、跳頻基帶;68MHz跳頻帶寬;106.78MHz~172.14MHz跳頻頻率中20個(gè)頻點(diǎn)。DDS采用AD公司的最新頻率合成器件AD9852,寫頻率控制字采用ALTARA公司的可編程邏輯器件APEX20K系列中的EP20K100,其邏輯資源為10萬(wàn)門,兩者通過40針總線接口相連3。其中,FPGA完成存儲(chǔ)頻率控制字、定時(shí)寫入頻率控制字的功能,AD9852則實(shí)現(xiàn)頻率合成輸出。頻率合成器DDS是跳頻信號(hào)源中的一個(gè)關(guān)鍵部件,其原理如圖2所示。這種頻率合成器工作頻率高,可達(dá)GHz數(shù)量級(jí);分辨率高,可達(dá)1Hz以下,穩(wěn)定度高;體積小,重量輕,集成度高,這些都是其

5、他頻率合成器件難以比擬的。AD9852是近年推出的高速芯片,具有小型的80管腳表貼封裝形式,其時(shí)鐘頻率為300MHz,并帶有兩個(gè)12位高速正交D/A轉(zhuǎn)換器、兩個(gè)48位可編程頻率寄存器、兩個(gè)14位可編程相位移位寄存器、12位幅度調(diào)制器和可編程的波形開關(guān)鍵功能,并有單路FSK和BPSK數(shù)據(jù)接口,易產(chǎn)生單路線性或非線性調(diào)頻信號(hào)。當(dāng)采用標(biāo)準(zhǔn)時(shí)鐘源時(shí),AD9852可產(chǎn)生高穩(wěn)定的頻率、相位、幅度可編程的正、余弦輸出,可用作捷變頻本地振蕩器和各種波形產(chǎn)生器。AD9852提供了48位的頻率分辨率,相位量化到14位,保證了極高頻率分辨率和相位分辯率,極好的動(dòng)態(tài)性能。其

6、頻率轉(zhuǎn)換速度可達(dá)每秒100×106個(gè)頻率點(diǎn)。在高速時(shí)鐘產(chǎn)生器應(yīng)用中,可采用外接300MHz時(shí)鐘或外接低頻時(shí)鐘倍頻兩種方式,給電路板帶來了極大的方便,同時(shí)也避免了采用高頻時(shí)鐘帶來的問題。在AD9852芯片內(nèi)部時(shí)鐘輸入端有4~20倍可編程參考時(shí)鐘鎖相倍頻電路,外部只需輸入一低頻參考時(shí)鐘60MHz,通過AD9852芯片內(nèi)部的倍頻即可獲得300MHz內(nèi)部時(shí)鐘。300MHz的外部時(shí)鐘也可以采用單端或差分輸入方式直接作為時(shí)鐘源。AD9852采用+3.3V供電,降低了器件的功耗。工作溫度范圍在-40°C~+85°C。本文采用AD9852所設(shè)計(jì)的頻率合成器結(jié)構(gòu)如圖3

7、所示。DDS模塊分成二路輸出:(1)第一路輸出100MHz~150MHz信號(hào);(2)第二路輸出150MHz~200MHz信號(hào)。其中DDS輸出12.5MHz~25MHz的信號(hào),經(jīng)SWCON開關(guān)分成兩路輸出,一路輸出12.5MHz~18.75MHz信號(hào),經(jīng)放大倍頻、濾波,輸出100MHz~150MHz信號(hào);另一路輸出18.75MHz~25MHz的信號(hào)經(jīng)放大倍頻、濾波輸出150MHz~200MHz信號(hào)。2FPGA與DDS接口設(shè)計(jì)FPGA主要完成從外部向DDS寫入頻率控制字功能,其中頻率控制字存儲(chǔ)在FPGA內(nèi)部RAM單元中。雙方通過40針總線連接,其中信

8、號(hào)線為:8位數(shù)據(jù)線、6位地址線、復(fù)位信號(hào)、updateclk(頻率跳變信號(hào))、swcon(開關(guān):高頻段和低頻段轉(zhuǎn)換信號(hào),當(dāng)swcon為低時(shí)輸出高頻段,當(dāng)swcon為高時(shí),輸出低頻段)、wr(寫信號(hào))。AD9852用于頻率合成時(shí)工作在單頻模式(singletonemode)其工作時(shí)序關(guān)系如圖4所示。由圖4可以看出,首先必須對(duì)AD9852復(fù)位。復(fù)位信號(hào)為高有效,然后寫入頻率控制字,當(dāng)updateclk有效時(shí),即有頻率F1輸出。其中AD9852寫入頻率控制字分為并行寫入和串行寫入兩種模式,本文采用FPGA并行寫入方式。AD9852并行寫入頻率控制字時(shí)序關(guān)

9、系如圖5所示?;谝陨希粒模梗福担驳墓ぷ鲿r(shí)序關(guān)系,設(shè)計(jì)的FPGA-DDS接口如圖6所示。發(fā)射FPGA采用一塊

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。