bicmos集成運(yùn)算放大器

bicmos集成運(yùn)算放大器

ID:28560591

大?。?.68 MB

頁(yè)數(shù):53頁(yè)

時(shí)間:2018-12-11

bicmos集成運(yùn)算放大器_第1頁(yè)
bicmos集成運(yùn)算放大器_第2頁(yè)
bicmos集成運(yùn)算放大器_第3頁(yè)
bicmos集成運(yùn)算放大器_第4頁(yè)
bicmos集成運(yùn)算放大器_第5頁(yè)
資源描述:

《bicmos集成運(yùn)算放大器》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在應(yīng)用文檔-天天文庫(kù)。

1、論文題目:Bi-CMOS集成運(yùn)算放大器的電路分析及版圖設(shè)計(jì)摘要集成運(yùn)算放大器是一種重要電子元器件,在電子產(chǎn)品中得到廣泛應(yīng)用,可作為誤差放大器、比較器、濾波器等。理想的放大器應(yīng)該無(wú)噪聲、具有無(wú)窮大增益和輸入阻抗、無(wú)窮小輸出阻抗以及零失調(diào)電壓等。在這篇論文中,我本文主要研究了運(yùn)算放大器電路的工作原理和版圖設(shè)計(jì),同時(shí)還了簡(jiǎn)要解了Bi-CMOS工藝步驟。運(yùn)算放大器電路主要包括輸入級(jí)、偏置電路、中間級(jí)和輸出級(jí),輸入信號(hào)加載到輸入級(jí)并在合適的偏置下通過(guò)輸出級(jí)得到放大信號(hào)。版圖設(shè)計(jì)主要是熟悉設(shè)計(jì)規(guī)則,布局布線合理美觀,并要

2、進(jìn)行DRC驗(yàn)證和LVS驗(yàn)證。Bi-CMOS工藝可滿(mǎn)足現(xiàn)代大規(guī)模集成電路對(duì)器件性能的要求,特別適用于高壓和大電流的功率電路,在今后的高性能集成電路中有很大的發(fā)展?jié)摿?。通過(guò)本次畢業(yè)設(shè)計(jì),我完成了一個(gè)增益為86dB,輸出共模范圍為3.5V,失調(diào)電壓為6.5mV,擺率較小的放大器電路設(shè)計(jì)。繪制出了放大器的版圖,并且通過(guò)了進(jìn)行DRC驗(yàn)證和LVS驗(yàn)證。關(guān)鍵詞:放大器,電路,版圖,工藝Subject:AnalysisandlayoutdesignofCMOSintegratedOPAbstractIntegratedope

3、rationalamplifierisanimportantelectroniccomponents,itisusedinelectronicapplicationsisveryextensivecurrently,forexample,itcanbeusedasIVamplifiers,comparators,filters,etc.Theidealamplifiershouldwithoutnoise,hasinfinitegainandinputimpedance,infiniteoutputimped

4、anceandzerooffsetvoltage.Inthispaper,Imainlystudytheworksoftheopampcircuitprincipleandlayoutdesign,andalsostudybrieflythesolutionoftheBi-CMOSprocesssteps.Theopampcircuitincludingtheinputstage,biascircuit,themiddlestageandoutputstage.Theinputsignalisloadedin

5、totheinputstageandoutputstageamplifiesthesignalintherightbias.Layoutdesignmainisfamiliarwiththedesignrules,thelayoutwiringreasonableandbeautiful,andmustcarryontheDRCvalidationandLVSverification.Bi-CMOStechnologytomeettherequirementsofmodernLVSIdeviceperform

6、ance,especiallysuitableforhighvoltageandhighcurrentpowercircuit,thereisgreatpotentialinfuturehighperformanceintegratedcircuits.Bythegraduationproject,Icompletedagainof86dB;theoutputcommon-moderangeis3.5V,theoffsetvoltageof6.5mV,smallerslewrateamplifiercircu

7、itdesign.Mapouttheterritoryoftheamplifier,andthroughtheDRCverificationandLVSverification.Keywords:Amplifier,Circuit,Layout,Process目錄第一章緒論11.1集成運(yùn)算放大器研究的目的和意義11.2集成運(yùn)算放大器的發(fā)展與前景21.3本文的主要研究?jī)?nèi)容4第二章CMOS運(yùn)算放大器電路的理論知識(shí)52.1集成電路的設(shè)計(jì)流程52.1.1功能設(shè)計(jì)階段5IV2.1.2設(shè)計(jì)描述和行為級(jí)驗(yàn)證52.1.3邏輯

8、綜合52.1.4門(mén)級(jí)驗(yàn)證62.1.5布局和布線62.2CMOS運(yùn)算放大器電路的特點(diǎn)62.2.1集成電路的特點(diǎn)62.2.2集成運(yùn)放電路的組成及各部分的作用72.3CMOS運(yùn)算放大器的設(shè)計(jì)原理82.3.1集成運(yùn)放電路基本原理82.3.2集成運(yùn)放電路主要性能指標(biāo)92.3.3集成運(yùn)放電路的設(shè)計(jì)流程112.4CMOS集成運(yùn)放電路的設(shè)計(jì)112.4.1建庫(kù)112.4.2CMOS集成運(yùn)放的電路圖132.4.3CMO

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫(huà)的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶(hù)上傳,版權(quán)歸屬用戶(hù),天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶(hù)請(qǐng)聯(lián)系客服處理。