基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計

基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計

ID:28814425

大?。?.30 MB

頁數(shù):49頁

時間:2018-12-14

基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計_第1頁
基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計_第2頁
基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計_第3頁
基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計_第4頁
基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計_第5頁
資源描述:

《基于vhdl的dpsk載波傳輸系統(tǒng)設(shè)計》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫

1、基于VHDL的DPSK載波傳輸系統(tǒng)設(shè)計專業(yè):電子信息工程班級:2007級1班姓名:郭義斌沈陽大學(xué)畢業(yè)設(shè)計(論文)目錄引言31VHDL概述61.1硬件描述語言(VHDL)61.1.1VHDL語言的發(fā)展61.1.2VHDL語言的特點(diǎn)81.1.3VHDL語言的建模101.1.4VHDL的設(shè)計流程111.1.5支持VHDL研發(fā)的軟件工具121.2MAX+PLUSII簡介131.2.1MAX+PLUSII的特點(diǎn)131.2.2Max+plusⅡ設(shè)計流程142載波傳輸系統(tǒng)原理162.1載波傳輸系統(tǒng)的基本構(gòu)成162.2PSK載波傳輸系統(tǒng)調(diào)制原理162.2.1數(shù)字調(diào)制162.2.2二進(jìn)制相移鍵控(PSK)的

2、調(diào)制182.3差分相移鍵控DPSK調(diào)制202.3.1差分相移鍵控202.3.2DPSK調(diào)制原理212.4絕對碼—相對碼(差分編碼)212.5DPSK載波傳輸系統(tǒng)解調(diào)原理222.5.1相干解調(diào)法222.5.2相位比較法243DPSK載波傳輸系統(tǒng)的建模263.1DPSK的總體設(shè)計思想263.2CPSK調(diào)制電路的VHDL建模283.3CPSK解調(diào)電路的VHDL建模283.4絕對碼轉(zhuǎn)化成相對碼的VHDL建模293.5相對碼轉(zhuǎn)化成絕對碼電路的VHDL建模304DPSK載波傳輸系統(tǒng)的設(shè)計實現(xiàn)及程序設(shè)計314.1CPSK調(diào)制電路的設(shè)計實現(xiàn)及程序設(shè)計314.1.1CPSK調(diào)制的VHDL設(shè)計314.1.2C

3、PSK調(diào)制的VHDL程序32沈陽大學(xué)畢業(yè)設(shè)計(論文)4.2CPSK解調(diào)電路的設(shè)計實現(xiàn)及程序設(shè)計334.2.1CPSK解調(diào)的VHDL設(shè)計334.2.2CPSK解調(diào)的VHDL程序344.3絕對碼—相對碼轉(zhuǎn)化電路的設(shè)計實現(xiàn)及程序設(shè)計354.3.1絕對碼—相對碼轉(zhuǎn)換的VHDL設(shè)計354.3.2絕對碼—相對碼轉(zhuǎn)換的VHDL程序364.4相對碼—絕對碼轉(zhuǎn)化電路的設(shè)計實現(xiàn)及程序設(shè)計364.4.1相對碼—絕對碼轉(zhuǎn)換的VHDL的設(shè)計364.4.2相對碼—絕對碼轉(zhuǎn)換的VHDL程序374.5DPSK載波傳輸系統(tǒng)的總體gdf模塊圖385DPSK載波傳輸系統(tǒng)的仿真結(jié)果分析395.1CPSK調(diào)制VHDL程序仿真分析3

4、95.2CPSK解調(diào)VHDL程序仿真分析405.3絕對碼—相對碼轉(zhuǎn)換的VHDL程序仿真分析405.4相對碼—絕對碼轉(zhuǎn)換的VHDL程序仿真分析415.5DPSK調(diào)制解調(diào)器的總體仿真波形41結(jié)論43致謝44參考文獻(xiàn)45沈陽大學(xué)畢業(yè)設(shè)計(論文)摘要調(diào)制解調(diào)技術(shù)是通信系統(tǒng)的靈魂,其性能直接影響到整個系統(tǒng)的通信質(zhì)量。由于數(shù)字技術(shù)的大量應(yīng)用,數(shù)字調(diào)制解調(diào)技術(shù)得到了廣泛的應(yīng)用。隨著軟件無線電思想的發(fā)展,將整個系統(tǒng)盡可能地集成于一個芯片的設(shè)計方法已經(jīng)呈現(xiàn)出強(qiáng)大的發(fā)展?jié)摿?成為系統(tǒng)設(shè)計發(fā)展的主要方向?;谶@種思想,介紹一種在單片F(xiàn)PGA上實現(xiàn)的全數(shù)字DPSK調(diào)制解調(diào)器的設(shè)計方法。整個設(shè)計基于ALTERA公司

5、的MAX+PLUSII開發(fā)平臺,并用單片F(xiàn)PGA芯片實現(xiàn)。本設(shè)計采用自頂向下的設(shè)計方法,主要思想是對數(shù)字系統(tǒng)進(jìn)行模塊劃分。本文重點(diǎn)介紹DPSK調(diào)制解調(diào)器中的各個模塊的具體實現(xiàn)和相應(yīng)的VHDL程序。頂層設(shè)計中各個模塊是作為元件來引用的,因此需要將它們設(shè)計成獨(dú)立實體的形式?!”驹O(shè)計以MAX+plusII為設(shè)計平臺,從FPGA芯片的結(jié)構(gòu)出發(fā)編寫了VHDL程序,并對程序進(jìn)行了仿真運(yùn)行,結(jié)果表明設(shè)計是符合要求的,本次設(shè)計基本達(dá)到了預(yù)期的目標(biāo)?;贔PGA技術(shù)設(shè)計并實現(xiàn)了2DPSK調(diào)制解調(diào)器。調(diào)制解調(diào)器主要包括碼型轉(zhuǎn)換和PSK調(diào)制模塊的設(shè)計,解調(diào)采用差分相干解調(diào),所有設(shè)計基于VHDL語言編程,整個系統(tǒng)

6、的功能在Max+plusII上調(diào)試通過,并在芯片上硬件實現(xiàn),具有較好的實用性和可靠性。關(guān)鍵詞:FPGA;VHDL;DPSK;調(diào)制;解調(diào)沈陽大學(xué)畢業(yè)設(shè)計(論文)No.46AbstractModemtechnologyhasbeenthesoulofcommunicationsystemsanditsperformancedirectlyaffectsthequalityofCommunicationSystems.Withthedevelopmentofthedigitaltechnology,digitalmodulationanddemodulationtechnologyisbeing

7、usedwidely.Withthedevelopmentofsoftwareradio,thedesignmethodintegratingwholesystemintoonechipshowsusgreatpotential.Basedonthisidea,thepaperintroducesusadigitalDPSKmodemrealizedononeFPGAchip.BasedontheplatformofMA

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。