arm9硬件平臺(tái)設(shè)計(jì)

arm9硬件平臺(tái)設(shè)計(jì)

ID:28883179

大?。?2.42 MB

頁數(shù):45頁

時(shí)間:2018-12-14

arm9硬件平臺(tái)設(shè)計(jì)_第1頁
arm9硬件平臺(tái)設(shè)計(jì)_第2頁
arm9硬件平臺(tái)設(shè)計(jì)_第3頁
arm9硬件平臺(tái)設(shè)計(jì)_第4頁
arm9硬件平臺(tái)設(shè)計(jì)_第5頁
資源描述:

《arm9硬件平臺(tái)設(shè)計(jì)》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在應(yīng)用文檔-天天文庫

1、第5章S3C2410嵌入式系統(tǒng)硬件構(gòu)架5.1S3C2410微處理器簡(jiǎn)介5.1.1S3C2410片內(nèi)資源簡(jiǎn)介S3C2410是設(shè)計(jì)用于小型的手持設(shè)備及一般應(yīng)用,高性價(jià)比、低功耗、高性能微控制器解決方案,其包含如下內(nèi)部資源:1、ARM920T核、工作頻率203MHz;2、獨(dú)立的16KB的指令CACHE和16KB的數(shù)據(jù)CACHE;MMU處理虛擬存儲(chǔ)器管理;4、LCD控制器(支持黑白、灰度、ColorSTN、TFT屏),觸摸屏接口;5、NANDFLASH控制器;片選邏輯和SDRAM控制器;6、SD/MMC接口支持;7、3通道UART;4個(gè)DMA

2、通道;8、1個(gè)多主I2C總線控制器、1個(gè)IIS總線控制器;9、2通道SPI接口及用于時(shí)鐘處理的PLL電路10、4通道PWM定時(shí)器及一個(gè)內(nèi)部定時(shí)器;11、117個(gè)通用I/O口;12、24個(gè)外部中斷源;13、兩個(gè)USB主/一個(gè)USB從;14、8通道10位ADC;15、實(shí)時(shí)時(shí)鐘及看門狗定時(shí)器等。5.1.2S3C2410引腳分布及信號(hào)描述1、S3C2410引腳分布S3C2410為272腳的FBGA封裝,體積很小,便于小型設(shè)備應(yīng)用,圖5-1為S3C2410的引腳分布圖:圖5-1S3C2410引腳分布(272-FBGA)2、S3C2410引腳信號(hào)

3、描述S3C2410的引腳按功能劃分,可分為不同的組,如總線控制信號(hào)、SDRAM/SRAM控制信號(hào)、NANDFlash接口信號(hào)、LCD控制信號(hào)、中斷控制信號(hào)、IIC總線接口信號(hào)、IIS總線接口信號(hào)、電源等。下面按不同的引腳功能組,對(duì)每一引腳加以描述:(1)總線控制信號(hào)信號(hào)類型描述OM[1:0]I設(shè)置S3C2410X在TEST模式以及決定nGCS0的總線寬度00:Nand-boot01:16-bit10:32-bit11:TestmodeADDR[26:0]O地址總線。輸出相應(yīng)塊的存儲(chǔ)器地址DATA[31:0]IO數(shù)據(jù)總線。在存儲(chǔ)器讀時(shí)輸

4、入數(shù)據(jù),存儲(chǔ)器寫時(shí)輸出數(shù)據(jù)??偩€寬度可編程改變。8/16/32-bitnGCS[7:0]O通用片選。當(dāng)存儲(chǔ)器地址在每個(gè)bank的地址區(qū)域時(shí),其片選信號(hào)被激活,訪問周期的數(shù)量以及bank寬度可以編程改變。nWEO寫使能。指示當(dāng)前總線周期是寫周期。nOEO輸出使能。指示當(dāng)前總線周期是讀周期。nXBREQI總線保持請(qǐng)求。允許另一個(gè)總線主控器請(qǐng)求本地總線的控制。BACK激活表示總線控制請(qǐng)求已經(jīng)被允許。nXBACKO總線保持應(yīng)答。指示S3C2410X已經(jīng)放棄本地總線的控制并轉(zhuǎn)移到一個(gè)總線主控器。nWAITI請(qǐng)求延長(zhǎng)當(dāng)前總線周期。只要nWAIT為

5、低電平,當(dāng)前總線周期比能結(jié)束。(2)SDRAM/SRAM控制信號(hào)信號(hào)類型描述nSRASOSDRAM行地址鎖存信號(hào)nSCASOSDRAM列地址鎖存信號(hào)nSCS[1:0]OSDRAM片選DQM[3:0]OSDRAM數(shù)據(jù)屏蔽SCLK[1:0]OSDRAM時(shí)鐘SCKEOSDRAM時(shí)鐘使能nBE[3:0]O高字節(jié)/低字節(jié)使能(16-bitSRAM的情況)nWBE[3:0]O寫字節(jié)使能(3)NANDFlash接口信號(hào)信號(hào)類型描述CLEO命令鎖存使能ALEO地址鎖存使能nFCEONANDFlash片選NFREONANDFlash讀使能nFWEONA

6、NDFlash寫使能NCONINANDFlash配置R/nBINANDFlashReady/Busy(4)LCD控制信號(hào)信號(hào)類型描述VD[23:0]OSTN/TFT/SECTFT:LCD數(shù)據(jù)總線LCD_PWRENOSTN/TFT/SECTFT:LCD屏電源使能控制信號(hào)VCLK/LCD_HCLKOSTN/TFT:LCD時(shí)鐘信號(hào)VFRAME/VSYNCOSTN:LCD幀信號(hào);TFT:場(chǎng)同步信號(hào)VLINE/HSYNCOSTN:LCD行信號(hào);TFT:水平同步信號(hào)VM/VDENOSTN:交替改變行、列電壓極性;TFT:數(shù)據(jù)使能信號(hào)LENDOTF

7、T:行結(jié)束信號(hào)(5)中斷控制信號(hào)信號(hào)類型描述EINT[23:0]I外部中斷請(qǐng)求(6)DMA接口信號(hào)信號(hào)類型描述nXDREQ[1:0]I外部DMA請(qǐng)求信號(hào)nXDACK[1:0]O外部DMA請(qǐng)求應(yīng)答信號(hào)(7)UART接口信號(hào)信號(hào)類型描述RxD[2:0]IUART接收數(shù)據(jù)信號(hào)線TxD[2:0]OUART發(fā)送數(shù)據(jù)信號(hào)線nCTS[1:0]IUART清除到發(fā)送輸入信號(hào)nRTS[1:0]OUART請(qǐng)求到發(fā)送輸出信號(hào)UCLKIUART時(shí)鐘信號(hào)(8)ADC接口信號(hào)信號(hào)類型描述AIN[7:0]AIADC輸入[7:0],不用的時(shí)候必須接低VrefAIADC

8、Vref(9)IIC總線接口信號(hào)信號(hào)類型描述IICSDAIOIIC總線數(shù)據(jù)IICSCLIOIIC總線時(shí)鐘(10)IIS總線接口信號(hào)信號(hào)類型描述IISLRCKIOIIS總線通道選擇時(shí)鐘IISDOOIIS總線串行數(shù)據(jù)輸出II

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。