基于dsp的fpga配置方法研究與實現(xiàn)

基于dsp的fpga配置方法研究與實現(xiàn)

ID:32370297

大?。?62.81 KB

頁數(shù):3頁

時間:2019-02-03

基于dsp的fpga配置方法研究與實現(xiàn)_第1頁
基于dsp的fpga配置方法研究與實現(xiàn)_第2頁
基于dsp的fpga配置方法研究與實現(xiàn)_第3頁
資源描述:

《基于dsp的fpga配置方法研究與實現(xiàn)》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫

1、2011年12月15日現(xiàn)代電子技術(shù)Dec.2011第34卷第24期ModernElectronicsTechniqueVol-34No.24基于DSP的FPGA配置方法研究與實現(xiàn)李飛飛,蘇延川,王鵬(中國空空導(dǎo)彈研究院,河南洛陽471009)摘要:在數(shù)字電路中,F(xiàn)PGA+DSP的系統(tǒng)結(jié)構(gòu)應(yīng)用日益廣泛。為了減小此種結(jié)構(gòu)的體積和降低成本,對FPGA采用了被動并行的配置方式。上電后,DSP首先完成自身程序的加載,之后充當配置FPGA的主處理器,從FLASH芯片中讀取FPGA程序,按照配置時序完成FPGA的程序加栽。在硬件設(shè)計上,創(chuàng)新

2、性地采用了DSP,F(xiàn)PGA,F(xiàn)LASH共用數(shù)據(jù)總線的方式,當DSP從FLASH芯片中讀取FPGA程序時,F(xiàn)PGA可以直接抓取出現(xiàn)在總線上數(shù)據(jù)來完成加栽。實踐證明,此種配置方法結(jié)構(gòu)簡潔,工作穩(wěn)定,在一定程度上實現(xiàn)了小型化和低成本。關(guān)鍵詞:FPGA;DSP;配置;被動并行;小型化中圖分類號:TN710-34文獻標識碼:A文章編號:1004-373X(2011)24—0060—03ResearchandImplementofFPGAConfigurationwithDSPLIFei—fei。SUYan-chuan,WANGPeng(

3、ChinaAirborneMissileAcademy。Luoyang471009.China)Abstract:Indigitalcircuits,thesystemstructureofFPGA+DSPiswidelyused.ToreducethevolumeandCOStofsys—ternstructure,theslaveSelectMAPconfigurationmethodisadoptedforFPGA.Afterpoweron,DSPcompletesloadingofitsprogrammefirstly

4、,thenactsastheprimaryprocessorofconfiguringFPGAtOreadtheFPGAprogrammefromFLASHchip,andfulfilsthetaskofprogrammeloadingofFPGAaccordingtotheconfigurationtimesequence.Inhardwaredesign,anewmethodofsharingthedatabusofDSP。FPGAandFLASHisinnovativelyused.FPGAcancatchthedata

5、appearinginthebustocompletetheloadingwhenDSPreadsFPGAprogrammefromFLASH.Theconfigurationcircuitiscompactandworkswellinpractice.Themethodimplementedminiaturizationandlowcostinsomedegree.Keywords:FPGA;DSP;configuration;slaveSelectMAP;miniaturization不同廠家、不同系列的FPGA芯片,配置

6、方式都存0引言在有差異。對于Xilinx公司的Virtex一Ⅱ系列FPGA在信號處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)來說,主要有主動串行、主動并行、被動串行、被動并行計已經(jīng)是系統(tǒng)發(fā)展的一個重要方向。隨著該系統(tǒng)設(shè)計和邊界掃描5種配置方式。其中,邊界掃描方式只能燒的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在寫斷電即丟失的.bit文件,不能在系統(tǒng)中單獨使用;主某些小型化應(yīng)用的場合中,對系統(tǒng)體積的要求越來越動串行和主動并行的配置方式需要額外的配置芯片,不高,因此如何在硬件層次上縮小系統(tǒng)體積,已經(jīng)是必須利于精簡系統(tǒng);被動并行和被

7、動串行的配置方式都是依要考慮的重點。除了選用高集成度的芯片、布局更加緊靠FPGA外部連接的微處理器來進行配置的,而湊的電路結(jié)構(gòu)之外,優(yōu)化系統(tǒng)的功能實現(xiàn)方式則能在更FPGA+DSP結(jié)構(gòu)中的DSP正好可以充當配置電路中高層次上減小系統(tǒng)體積。的微處理器,這樣就可以省去配置芯片和JTAG電路對于FPGA+DSP的基本架構(gòu),DSP電路模塊的等相關(guān)模塊,能在一定程度上縮小系統(tǒng)體積。本文選擇主要構(gòu)成為DSP芯片和存儲其程序的FLAbH芯片,了被動的并行配置方式,原因在于更高的配置速率,此已經(jīng)為最小結(jié)構(gòu),無法精簡。FPGA電路模塊常用的構(gòu)種配

8、置方法在工程實踐中有著重要意義。成方式為FPGA芯片和相應(yīng)的配置芯片。而FPGA有1配置方法多種配置方式,不同的配置方式,所需芯片會有差異,因此采用芯片數(shù)量少的配置方式可以在一定程度上節(jié)省1.1配置文件格式電路板的面積。配置FPGA即是要把開發(fā)工具已經(jīng)綜合好的程序文件按一定的

當前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。