基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計

基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計

ID:33781409

大?。?.48 MB

頁數(shù):76頁

時間:2019-03-01

基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計_第1頁
基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計_第2頁
基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計_第3頁
基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計_第4頁
基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計_第5頁
資源描述:

《基于fpga和多核dsp的高速圖像傳輸與處理系統(tǒng)的設(shè)計》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、分類號__________學(xué)號M200971446學(xué)校代碼10487密級碩士學(xué)位論文基于FPGA和多核DSP的高速圖像傳輸與處理系統(tǒng)的設(shè)計學(xué)位申請人:郭富民學(xué)科專業(yè):生物醫(yī)學(xué)工程指導(dǎo)教師:丁明躍教授答辯日期:2012年1月10日ADissertationSubmittedinPartialFulfillmentoftheRequirementsfortheDegreeofMasterofEngineeringHigh-speedImageTransmissionandProcessingSystemBasedonFPGAandMulti-coreDSPCandidate:GuoFum

2、inMajor:BiomedicalEngineeringSupervisor:Prof.DingMingyueHuazhongUniversityofScience&TechnologyWuhan430074,P.R.ChinaJan10,2012獨創(chuàng)性聲明本人聲明所呈交的學(xué)位論文是我個人在導(dǎo)師指導(dǎo)下進行的研究工作及取得的研究成果。盡我所知,除文中已經(jīng)標明引用的內(nèi)容外,本論文不包含任何其他個人或集體已經(jīng)發(fā)表或撰寫過的研究成果。對本文的研究做出貢獻的個人和集體,均已在文中以明確方式標明。本人完全意識到,本聲明的法律結(jié)果由本人承擔。學(xué)位論文作者簽名:日期:年月日學(xué)位論文版權(quán)使用授權(quán)書本

3、學(xué)位論文作者完全了解學(xué)校有關(guān)保留、使用學(xué)位論文的規(guī)定,即:學(xué)校有權(quán)保留并向國家有關(guān)部門或機構(gòu)送交論文的復(fù)印件和電子版,允許論文被查閱和借閱。本人授權(quán)華中科技大學(xué)可以將本學(xué)位論文的全部或部分內(nèi)容編入有關(guān)數(shù)據(jù)庫進行檢索,可以采用影印、縮印或掃描等復(fù)制手段保存和匯編本學(xué)位論文。保密□本論文屬于,在年解密后適用本授權(quán)書。不保密□(請在以上方框內(nèi)打“√”)學(xué)位論文作者簽名:指導(dǎo)教師簽名:日期:年月日日期:年月日華中科技大學(xué)碩士學(xué)位論文摘要數(shù)字信息時代為我們帶來了便利,同時也從技術(shù)上對我們提出了挑戰(zhàn),數(shù)字圖像或者視頻更是如此。面對海量數(shù)據(jù),為達到系統(tǒng)的實時性要求,數(shù)據(jù)的采集、傳輸、處理已成為該類

4、系統(tǒng)的關(guān)鍵環(huán)節(jié)。因此,有必須在數(shù)據(jù)的傳輸、處理上進行進一步的深入研究,尋求此類問題的解決方法。本論文根據(jù)RFID(RadioFrequencyIdentification)數(shù)據(jù)密集以及高速的特點對硬件系統(tǒng)進行了設(shè)計,完成了硬件電路的方案設(shè)計,芯片選型,原理圖設(shè)計,PCB(PrintedCircuitBoard)設(shè)計,PCI(PeripheralComponentInterface)驅(qū)動程序的研究,并在多核DSP(DigitalSignalProcessor)上對數(shù)據(jù)進行了并行處理。其中,硬件平臺包括千兆以太網(wǎng)對外接口、PCI總線、FPGA(FieldProgrammableGateA

5、rray)核心電路、DDR2SDRAM開關(guān)電路、DDR2SDRAM通道、多核DSP核心電路設(shè)計等。作者使用PLX公司的PCI9056作為上位機與下位機之間數(shù)據(jù)傳輸?shù)臉蛄海跀?shù)據(jù)傳輸速度上比采用傳統(tǒng)的芯片有了飛躍。使用雙通道的DDR2SDRAM作為FPGA與DSP之間的數(shù)據(jù)傳輸通道,通過乒乓機制,將FPGA從PCI9056芯片獲取的圖像數(shù)據(jù)傳輸?shù)蕉嗪薉SP。多核DSP在對接收到數(shù)據(jù)做了并行處理之后,再將處理后的結(jié)果通過HPI(HostPortInterface)總線返回給FPGA,從而實現(xiàn)數(shù)據(jù)的高速率傳輸。整個數(shù)據(jù)傳輸與并行處理的時間小于10ms,完全可以滿足系統(tǒng)的實時性要求。最后,對

6、Windows的驅(qū)動程序進行了研究,并對圖像匹配算法做了改進,給出了實驗結(jié)果和分析。關(guān)鍵詞:高速PCIFPGADDR2SDRAM多核DSPI華中科技大學(xué)碩士學(xué)位論文AbstractThedigitalinformationagebenefitsusalot,yetitalsoposesgreatchallengetoustechnologically,speciallyfordigitalimagesandvideos.Facingnumericaldata,keylinkssuchasdataacquisition,transmittingandprocessing,becomee

7、speciallyimportantforthesakeofrealizingreal-timesystem.Weareurgedtomakebreak-throughsintheselinksandprovideeffectiveandefficientsolutionstotheproblemsthatrise.Accordingtothefeaturesofintensityandhigh-speedofRFID(RadioFrequencyIden

當前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。