資源描述:
《基于fpga的sataⅱ協(xié)議研究與實現(xiàn)》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學術(shù)論文-天天文庫。
1、湖南大學碩士學位論文基于FPGA的SATAⅡ協(xié)議研究與實現(xiàn)姓名:高志申請學位級別:碩士專業(yè):信息與通信工程指導教師:黃生葉20090511基于FPGA的SATAII協(xié)議研究與實現(xiàn)摘要現(xiàn)代的計算機追求的是更快的速度、更高的數(shù)據(jù)完整性和靈活性。無論從物理性能,還是從電氣性能來看,現(xiàn)今的并行總線都已出現(xiàn)了某些局限,無法提供更高的數(shù)據(jù)傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數(shù)據(jù)傳輸?shù)忍攸c,得到各行業(yè)越來越多的支持。目前市場上的SATAIPCORE都是面向IC設(shè)計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPG
2、A上實現(xiàn)SATAII協(xié)議,對SATA技術(shù)的推廣、國內(nèi)邏輯IP核的發(fā)展都有一定的意義。本文將SATAII協(xié)議的FPGA實現(xiàn)劃分成物理層、鏈路層、傳輸層和應用層四個模塊。提出了物理層串行收/發(fā)器設(shè)計以及物理鏈路初始化方案。分析了鏈路層模塊結(jié)構(gòu),給出了作為SATAII鏈路層核心的狀態(tài)機的設(shè)計。為滿足SATAII協(xié)議3.0Gbps的速率,采用擴大數(shù)據(jù)處理位寬的方法,設(shè)計完成了鏈路層的16b/20b編碼模塊,同時為提高數(shù)據(jù)傳輸可靠性和信號的穩(wěn)定性,分別實現(xiàn)了鏈路層CRC校驗模塊和并行擾碼模塊。在描述協(xié)議傳輸層的模塊結(jié)構(gòu)的基礎(chǔ)上,給出了作為傳輸層核心的狀態(tài)機
3、的設(shè)計,并以DMADATAOUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協(xié)議狀態(tài)機的設(shè)計,并實現(xiàn)了SATAII新增功能NCQ技術(shù),從而使得數(shù)據(jù)傳輸更加有效。最后為使本設(shè)計應用更加廣泛,設(shè)計了基于AHB總線的用戶接口。本設(shè)計采用VerilogHDL語言對需要實現(xiàn)的電路進行描述,并使用Modelsim軟件仿真。仿真結(jié)果表明,本文設(shè)計的邏輯電路可靠穩(wěn)定,與SATAII協(xié)議定義功能一致。關(guān)鍵詞:SATAII協(xié)議;NCQ;現(xiàn)場可編程門陣列;8b/10b編碼;CRCIlAbstractlhemodemcomputerpursuesfast
4、erspeed,higherdataintegrityandflexibility.Regardlessofthephysicalpropertiesortheelectricalperformance,theparallelbusappearslimitations,whichcannotprovidehigherdatatransmissionrate.SATAobtainsmoreandmoresupportbecauseofitsfasttransferrate,supportingplugandplay,aswellasreliable
5、datatransmission.AtpresentthedesigningofSATAIPCOREareallforIC,nothelpfultointegrateonFPGA.Inthispaper,SATAIIprotocolisrealizedbasedonVirtex5FPGAofXilinx.whichismeaningfulinthepopularizationofSATAandthedevelopmentofdomesticIPCORE.TherealizationofSATAIIprotocolbasedonFPGAisdivi
6、dedintofourmoduIes.suchasphysicallayer,linklayer,transportlayerandapplicationlayer.Thedesignschemeofserialtransceiverandinitializationinphysicallayerareproposed.Asthecoreoflinklayer,thedesignofstatemachineareshowed,afteranalyzingthestructureoflinklayer.Tosatisfythe3.0Gbpsspee
7、dofSATAIIprotocol,the16b/20bencodermoduleisrealized,adoptingthemethodofexpandingdata.processingwidth。Toimprovethereliabilityofdatatransmissionandthestabilityofsignals,theCRCmoduleandparallelscramblemoduleareaccomplished.Thestatemachine.whichisthecoreoftransportlayer,isdesigne
8、d,afterthestructureoftransportlayerisdescribed.TakingthecommandofDMA