資源描述:
《pci總線控制ip核的集成設(shè)計》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。
1、北京工業(yè)大學(xué)碩士學(xué)位論文PCI總線控制IP核的集成設(shè)計姓名:司文革申請學(xué)位級別:碩士專業(yè):電子與通信工程指導(dǎo)教師:吳武臣;王武勝20061001摘要摘要Pcl(Pe由k嘲C繃幣∞ent細(xì)㈣ect)總線是當(dāng)今個人計算機(jī)的主流總線結(jié)構(gòu)之一,英特點(diǎn)是疆向多媒體技術(shù),并在嵌入式計算機(jī)和工業(yè)控制計算杭領(lǐng)域具有廣泛的應(yīng)用禱景。PCI憨線在數(shù)據(jù)帶寬、功耗、抗于挽性、開放性等諸方瑟釣優(yōu)良性畿使其褥瓢了迅速的普及和廣泛的應(yīng)用。lP(№lle嚏la
2、n刪)就是常說的知識產(chǎn)權(quán)。硅知識產(chǎn)權(quán)撥是用于Aslc(A即lic撕on-Speci&mtc謦a自cdCi博滋
3、t),ASSP(Applic蕊on.Spec誑cSta
4、詘耐印斌瞅)、pLD(P∞科鋤mableLo西cDevi∞)等當(dāng)中,并且是豫先設(shè)計好的電路功能模塊。撐核分為軟核、硬核和固核。隨著PCI憨線的廣泛應(yīng)用,PCI總線控制IP的設(shè)計顯得尤為重要。嚴(yán)格的總線特征和總線定義使得總線控制器很難使用傳統(tǒng)的中小瓶模電路實(shí)現(xiàn)。本論文在研究PCI總線規(guī)范和專用集成電路設(shè)計技術(shù)的基礎(chǔ)上,采用xilinx公司的FPGA產(chǎn)瑟spanan.IlE完成了Pc{從設(shè)備控制器球的設(shè)詩,并設(shè)計了PcI總線控制器功能驗證所需的硬件逛路系統(tǒng)。本論文所設(shè)計的陀l總線控制器
5、以LCD顯示器為震螭設(shè)備,完成PCI主設(shè)備與LcD顯示器之間的通傣。該控制器兼容PCI總線娥范V2.2版本的數(shù)據(jù)操作協(xié)議,支持突發(fā)傳送和多種類型的PCI交荔,實(shí)現(xiàn)了贗必需的PcI配置寄存器。與采用PCI專用芯片的PCI總線控制器設(shè)計相比,本論文采用FPGA設(shè)計的PCI總線控制lP具有逶用性和靈活性,同時可以方便的自ASlC轉(zhuǎn)換。Pcl總線本身又具有廣泛的應(yīng)用,因此本論文的研究具有一定的理論意義和重要的應(yīng)耀意義。關(guān)鍵詞:礤;FP(徙;PCI總線;嵌入式系統(tǒng);刪北京‘[業(yè)大學(xué)1:程碩十學(xué)位論文AbstractPcI(coInpo鵬ntInt
6、ercon小斌ofPeripheraI)busisapopuIarbusformultimedia印plicatiollS.Nowadaysitistllemainstre鋤b惜s咖ctIl】reof她persomIcomputer,havillgextensiveprospcctsill鋤beddedcomputer觚dindus仃ialcon仃olcompu衙applications.Withtheadvarl船gcssuch夠b卸d、Ⅳidtll,powerdissipatioIl,noi辯immtlIlity鋤dopeningp
7、mperty,PCIWiIlsfapidlyincre船ingpopul撕zalion鋤d晰de印plications.,口isIntcllemlalProper哆inco衄on.SiliconIPcore,thep∞-desigIledfhnctionalcircuitmodul鶴,isadoptedinASIC(Application-SpecificImeg均_tedCirc嘶,ASSP(AppIication-Speci6cStandardPproducD,姐dPLD(Pro蹦珊lIllableLo西cDevice).IPcor
8、ehastllreec砒egraies,soRIP,fi姍IPandh甜dIP.withthegro砒ofthe、】l,ideadoptionsofPCIbus,itsiIlte晌cecon仃ollerIPisbecomingmorealldmoreimportant.Thes讎ctcharacteriza.cionsa王1ddefinitionsofPCImal(eitisimpossibletoimplementPCIbyusingtraditionaIsSI.orMSIdevicc.Basedonade印studyofPCIbIl
9、sspecificationalldofASICdesi髓tecllllology'aPCItal弩etcomroll%usingxilill)【FPGA(Spanan—IIE),h笛beendesiglledandilllplemcntedilIttlisthesis.Ahardwaresyst鋤for如nctionverificationofthedcsi驢edcon仃ollefiscons仃uc剛too.Thedesi印edPCIcon仃ollerinthissubject,usingaLCDdisplay嬲backendd“ic
10、e,pe墑msmecommunicationbet、veenPCIm嘲er粕dLCDdiSplay.ⅢsdeSi弘edcont加llcr,supponingburst仃ansaction、^,itllall