基于多核DSP的信號采集處理板設(shè)計.pdf

基于多核DSP的信號采集處理板設(shè)計.pdf

ID:34543672

大小:1.49 MB

頁數(shù):80頁

時間:2019-03-07

基于多核DSP的信號采集處理板設(shè)計.pdf_第1頁
基于多核DSP的信號采集處理板設(shè)計.pdf_第2頁
基于多核DSP的信號采集處理板設(shè)計.pdf_第3頁
基于多核DSP的信號采集處理板設(shè)計.pdf_第4頁
基于多核DSP的信號采集處理板設(shè)計.pdf_第5頁
資源描述:

《基于多核DSP的信號采集處理板設(shè)計.pdf》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、基于多核DSP的信號采集處理板設(shè)計作者姓名宋亞坪學(xué)校導(dǎo)師姓名、職稱邢孟道教授領(lǐng)域電子與通信工程企業(yè)導(dǎo)師姓名、職稱王鵬飛高工申請學(xué)位類別工程碩士提交學(xué)位論文日期2014年11月學(xué)校代碼10701學(xué)號1202121408分類TN82號TN95密級公開西安電子科技大學(xué)碩士研究生畢業(yè)論文基于多核DSP的信號采集處理板設(shè)計作者姓名作者姓名::宋亞坪領(lǐng)域:電子與通信工程學(xué)位類別:工程碩士學(xué)校導(dǎo)師姓名、職稱:邢孟道教授企業(yè)導(dǎo)師姓名、職稱:王鵬飛高工提交日期:2014年11月Designofsignalcollectionandprocessingboardbasedonthemulti-coreDSPAth

2、esissubmittedtoXIDIANUNIVERSITYinpartialfulfillmentoftherequirementsforthedegreeofMasterinElectronicsandCommunicationEngineeringBySongyapingSupervisor:XingMengdaoWangPengfeiNovember2014西安電子科技大學(xué)畢業(yè)論文獨創(chuàng)性(或創(chuàng)新性)聲明秉承學(xué)校嚴(yán)謹(jǐn)?shù)膶W(xué)風(fēng)和優(yōu)良的科學(xué)道德,本人聲明所呈交的論文是我個人在導(dǎo)師指導(dǎo)下進(jìn)行的研究工作及取得的研究成果。盡我所知,除了文中特別加以標(biāo)注和致謝中所羅列的內(nèi)容以外,論文中不包含其他人已

3、經(jīng)發(fā)表或撰寫過的研究成果;也不包含為獲得西安電子科技大學(xué)或其它教育機(jī)構(gòu)的學(xué)位或證書而使用過的材料。與我一同工作的同志對本研究所做的任何貢獻(xiàn)均已在論文中做了明確的說明并表示了謝意。畢業(yè)論文與資料若有不實之處,本人承擔(dān)一切的法律責(zé)任。本人簽名:日期:西安電子科技大學(xué)關(guān)于論文使用授權(quán)的說明本人完全了解西安電子科技大學(xué)有關(guān)保留和使用畢業(yè)論文的規(guī)定,即:研究生在校學(xué)習(xí)期間論文工作的知識產(chǎn)權(quán)單位屬西安電子科技大學(xué)。學(xué)校有權(quán)保留送交論文的復(fù)印件,允許查閱和借閱論文;學(xué)??梢怨颊撐牡娜炕虿糠謨?nèi)容,可以允許采用影印、縮印或其它復(fù)制手段保存論文。同時本人保證,畢業(yè)后結(jié)合畢業(yè)論文研究課題再撰寫的文章一律署名單位

4、為西安電子科技大學(xué)。(保密的論文在解密后遵守此規(guī)定)本論文屬于保密,在年解密后適用本授權(quán)書。本人簽名:導(dǎo)師簽名:日期:日期:摘要摘要隨著科技的不斷發(fā)展,雷達(dá)系統(tǒng)對信號采集處理板卡的要求也在不斷的提升。與此同時,日益復(fù)雜的實時信號處理算法對信號采集處理板的處理速度、數(shù)據(jù)吞吐量等方面的要求也在不斷的提高。隨著信號采集處理板卡應(yīng)用領(lǐng)域的不斷擴(kuò)大,各類平臺對信號采集處理板的體積、功耗以及工作環(huán)境等各方面也有了更高的要求。在此背景下,本文提出了一種新的信號采集處理板的設(shè)計方案??紤]到信號采集處理板精度高、體積小、處理速度高、數(shù)據(jù)吞吐量大以及板卡的通用性和可擴(kuò)展性的要求,設(shè)計時,板卡以一片高精度AD、一片

5、高性能FPGA、一片多核DSP和CPCI-E標(biāo)準(zhǔn)總線為基本架構(gòu),以高速串行總線連接各主要芯片。本文首先分析了板卡的系統(tǒng)需求,針對板卡的系統(tǒng)需求完成了主要芯片選型工作并介紹了CPCI-E標(biāo)準(zhǔn)總線平臺,接下來給出了板卡上電源系統(tǒng)和時鐘系統(tǒng)的設(shè)計思路、原理及方法,然后設(shè)計并調(diào)試了板卡中高速串行總線(SRIO、PCIE、千兆以太網(wǎng))的設(shè)計原理,實現(xiàn)了板卡中高速數(shù)據(jù)的交換,著重說明了SRIO接口的傳輸速率、工作流程,并完成接口穩(wěn)定性測試,最后完成了板卡的遠(yuǎn)程動態(tài)加載。本文完成了信號采集處理板的硬件設(shè)計、高速接口設(shè)計以及多核DSP的引導(dǎo)加載等方面的工作,具有一定的工程應(yīng)用價值。關(guān)鍵詞:高性能FPGA,多核

6、DSP,高速串行總線,CPCI-E標(biāo)準(zhǔn)總線平臺論文類型:應(yīng)用基礎(chǔ)研究類I西安電子科技大學(xué)碩士學(xué)位論文IIABSTRACTABSTRACTRardarsystem’srequirementforsignalcollectionandprocessingbroadismoreandmorehighwiththecontinuousdevelopmentofscienceandtechnology.Atthesametime,complexreal-timesingalprocessingaskthesingalcollectionandprocessingbroadhasquicklyproces

7、singspeed,highcollectionprecision,hugedatathroughput,smallsizeandlowconsumption.Thispapergivesanewdesignofthesingalcollectionandprocessingboradbasedonthebackground.Becauseofthesingalcollectionandproce

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。