七通道北斗自適應抗干擾算法與fpga實現研究

七通道北斗自適應抗干擾算法與fpga實現研究

ID:35035971

大?。?.69 MB

頁數:82頁

時間:2019-03-16

七通道北斗自適應抗干擾算法與fpga實現研究_第1頁
七通道北斗自適應抗干擾算法與fpga實現研究_第2頁
七通道北斗自適應抗干擾算法與fpga實現研究_第3頁
七通道北斗自適應抗干擾算法與fpga實現研究_第4頁
七通道北斗自適應抗干擾算法與fpga實現研究_第5頁
資源描述:

《七通道北斗自適應抗干擾算法與fpga實現研究》由會員上傳分享,免費在線閱讀,更多相關內容在學術論文-天天文庫。

1、4去如成*香LECTRONICscOFCHINAUNI亡NCEANDTECHNOLOGYIV巨RSITYOFE專業(yè)學位碩±學位論文MASTERTHESIONALDEGREEISFORPROFESSI㈱,論文題目屯通道化斗自適應抗干擾算法與FPGA實現研?究專業(yè)學位類別電子與通信工程:學號201322020679丫—作者姓名張臣勇指導教師李朝海高工,獨創(chuàng)性齊明本人聲明所呈交的學位論文是本人在導師指導下進行的研究工作

2、。及取得的研究成果據我所知,除了文中特別加W標注和致謝的地方夕h,論文中不包含其他人已經發(fā)表或撰寫過的研究成果,也不包含為獲得電子科技大學或其它教育機構的學位或證書而使用過的材料。與我一同工作的同志對本研究所做的任何貢獻均己在論文中作了明確的說明并表示謝意。作者簽名:ifk岳餐日期:居年oj月化日論文使用授權本學位論文作者完全了解電子科技大學有關保留、使用學位論文的規(guī)定,有權保留并向國家有關部口或機構送交論文的復印件和磁盤,允許論文被查閱和借閱。本人授權電子科技大學可1^將學位論文

3、的全部或部分內容編入有關數據庫進斤檢索,可yx采用影印、縮印或描掃段保存、匯。等復制手編學位論文密(保的論文在解密后應遵守此規(guī)定)學位簽i簽:作者名導寺獻倍師名〇曰:I曰期年_/月備分類號密級注1UDC學位論文七通道北斗自適應抗干擾算法與FPGA實現研究(題名和副題名)張臣勇(作者姓名)指導教師李朝海高工電子科技大學成都(姓名、職稱、單位名稱)申請學位級別碩士專業(yè)學位名稱工程碩士工程領域名稱電子與通信工程提交論文日期2016.05.16論文答辯日期2016.05.18學位授予單位和日期電子科技大學

4、2016年06月答辯委員會主席評閱人注1:注明《國際十進分類法UDC》的類號。ResearchonTheSeven-ElementAdaptiveAnti-JammingAlgorithmBasedonCompassNavigationSatelliteSystemandItsImplementationonFPGAAMasterThesisSubmittedtoUniversityofElectronicScienceandTechnologyofChinaMajor:MasterofEngineeringAuthor:

5、ZhangChenyongAdvisor:LiChaohaiSchool:SchoolofElectronicEngineering摘要摘要隨著北斗導航系統(tǒng)的迅速發(fā)展,以北斗系統(tǒng)為核心的北斗產業(yè)也正在蓬勃發(fā)展之中,基礎產品、北斗終端、運維等產業(yè)體系已經逐步形成。衛(wèi)星信號屬于弱信號,其到達地面的信號強度約-130dBm,且沒有附加的防護措施,極易受到外界各種形式的干擾而導致導航定位功能失效。干擾的形式、距離、方位和功率等信息的不確定導致對衛(wèi)星信號的防護極為困難。因此抗干擾水平日益成為衡量導航系統(tǒng)優(yōu)劣的重要指標。針對北斗導航系

6、統(tǒng)容易受到干擾而導致無法正常工作的弱點,我國在北斗抗干擾領域投入了大量人力物力,致力于抗干擾研究。本項目探討了一種基于北斗導航系統(tǒng)的七通道干擾抑制算法,并在FPGA上驗證該算法。首先,本文對典型自適應干擾抑制算法進行簡略介紹。給出干擾抑制方法的基本分類,有空域濾波、時域濾波及空時結合抗干擾濾波等。隨后講述了自適應波束形成方法,該算法能夠在抑制干擾的同時增強有用信號。最后,詳細描述了幾種自適應濾波算法,如遞歸最小二乘算法和最小均方誤差算法等。其次,在基本自適應抗干擾算法的基礎上,討論了基于功率倒置算法的七陣元空時抗干擾的迭代

7、實現,主要采用LMS算法或RLS算法來完成迭代過程。為了使抗干擾算法能夠在硬件平臺上高速實時地進行抗干擾處理,利用DLMS算法來實現空時抗干擾。本文討論了DLMS算法的改進,即利用重定時技術對空時功率倒置結構的DLMS算法進行改進,得到三種改進結構,即TF-RDLMS、DF-RDLMS和TDF-RDLMS。本文利用MTLAB工具仿真了上述研究算法,分析了各個算法的性能及硬件實現的可行性。然后,本文在FPGA硬件平臺上對七通道北斗抗干擾算法進行了實現,介紹了基于FPGA的硬件系統(tǒng)硬件平臺設計,包括ADC、FPGA、DAC等。

8、隨后描述了七陣元自適應抗干擾算法的FPGA實現,包括數據的采集同步、對采樣數據的濾波及希爾伯特變換處理、TF-RDLMS算法實現和數據內插處理。在FPGA上實現了干擾的抑制。最后,對七通道自適應抗干擾系統(tǒng)進行了實驗測試,對測試系統(tǒng)進行了搭建,確定了測試方法和測試標準。測試中使用的干擾信號的形式為寬帶干擾

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯系客服處理。