CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)

CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)

ID:36790915

大小:2.44 MB

頁(yè)數(shù):76頁(yè)

時(shí)間:2019-05-15

CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)_第1頁(yè)
CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)_第2頁(yè)
CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)_第3頁(yè)
CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)_第4頁(yè)
CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)_第5頁(yè)
資源描述:

《CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì)》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫(kù)

1、西北人學(xué)碩。f=學(xué)位論文摘要鎖相環(huán)電路是使一個(gè)特殊系統(tǒng)跟蹤另外一個(gè)系統(tǒng),更確切的說(shuō)是一種輸出信號(hào)在頻率和相位上能夠與輸入?yún)⒖夹盘?hào)同步的電路,它是模擬及數(shù)?;旌想娐分械囊粋€(gè)基本的而且是非常重要的模塊。由于鎖相環(huán)具有捕獲、跟蹤和窄帶濾波的作用,因此被應(yīng)用在通信、微處理器、以及衛(wèi)星等許多領(lǐng)域。鎖相環(huán)是通信電路里時(shí)鐘電路的一個(gè)重要模塊。隨著現(xiàn)代集成電路技術(shù)的發(fā)展,SOC成為設(shè)計(jì)主流,鎖相環(huán)越發(fā)成為現(xiàn)代超大規(guī)模集成電路設(shè)計(jì)中不可或缺的一個(gè)基本模塊,所以對(duì)鎖相環(huán)的研究和設(shè)計(jì)具有積極的現(xiàn)實(shí)意義。本文詳細(xì)介紹了一個(gè)用于通信集成電路的電荷泵鎖相環(huán)電路的研究與設(shè)計(jì)。論文首先對(duì)鎖相環(huán)的

2、發(fā)展歷史和研究現(xiàn)狀做了介紹,然后從其基本工作原理出發(fā),以傳統(tǒng)鎖相環(huán)的結(jié)構(gòu)為基礎(chǔ),得到了鎖相環(huán)的數(shù)學(xué)模型,對(duì)鎖相環(huán)的跟蹤性能、捕獲性能、穩(wěn)定性以及噪聲性能等各種性能進(jìn)行了深入分析,對(duì)鎖相環(huán)的各項(xiàng)指標(biāo)參數(shù)進(jìn)行了詳細(xì)推導(dǎo),得出了鎖相環(huán)數(shù)學(xué)分析的結(jié)論。本文采用的電荷泵鎖相環(huán)的結(jié)構(gòu)不同于原有的鎖相環(huán),所以對(duì)電荷泵鎖相環(huán)的工作原理、數(shù)學(xué)模型以及相關(guān)性能進(jìn)行了比較詳細(xì)的分析,同時(shí)對(duì)其自身的特點(diǎn)進(jìn)行了介紹。最后,詳細(xì)描述了電路的設(shè)計(jì)過(guò)程,包括鎖相環(huán)的整體電路以及鑒頻鑒相器、電荷泵、環(huán)路濾波器、壓控振蕩器、分頻器等電路模塊的分析和設(shè)計(jì),同時(shí)采用Hspice軟件對(duì)電路進(jìn)行了仿真,并進(jìn)

3、行了版圖的設(shè)計(jì)。仿真結(jié)果表明,鎖相環(huán)電路達(dá)到了設(shè)計(jì)指標(biāo)要求。關(guān)鍵詞:CMOS,鎖相環(huán),電荷泵,噪聲,版圖第l頁(yè)西北人學(xué)碩上學(xué)位論義TheResearchandDesignofCMOSCharge-PIlmpPhase-LockedLoopABSTRACTPhase—locked100p(PU≥isacircuitthatcausesaparticularsystemtotrackwithanotherone.Moreprecisely,aPLLisacircuitsynchronizing柚outputsi印a1withareference0rinputsigna

4、linfrequencyaswellasinphase.It’safund鋤entalandVeryimponantmoduleinanalogandmixed—signalinte伊atedcircuits.BecauseOfitsability0facquisition、trackingandOperatingasana玎0w-bandfilter’PLLiswidelyusedillmanyfieldssuchascommunication、microprocessor、satellite,卸dsoon.OneimponantapplicationofPLL

5、incommunicationICist0proVideon—chipclockforthesystem.WiththedeVelopment0finte伊atedcircuit,SoC(System0nChip)hasbecomethemainstreammethod,PLLh弱playedanimponantroleinVLsIdesi印thatitiswonhresearchingaIlddesi印ing.IIlthisp叩er,theresearch卸ddesi伊ofaphase-locked100putiljzedincommunicationICare

6、describedindetail.FirstofaU,thehistor),0fphase·10ckedtechnologyandtheactualityofresearchesaIboutitareintroduced.Withthefund鋤entalprinciplesofaphase—lockedsystem,Ibuildthemathematicalmodelbased0nthearchitecture0fthetraditionalaIlalOgPLL,afterwardsinVestigatesomeofitscharacterSsuchaStra

7、cking、acquisition、stabilityandnoising.Thesystempar鋤etersaredeVelopedatthesametime,鋤dsomeuniVerSalconclusionsonthetheoreticala11alysisofPLLarereached.SinCethecircuitstnJctureisaCha唱e-PumpPI—L,whichisdif!ferentf的mthetraditjonal柚alogPLLsolmakeastudyOfits0perationprinciple,mathematicalmod

8、eland

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。