資源描述:
《268條PCB Layout設(shè)計(jì)規(guī)范》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫。
1、268條PCBLayout設(shè)計(jì)規(guī)范按部位分類技術(shù)規(guī)范內(nèi)容1PCB布線與布局PCB布線與布局隔離準(zhǔn)則:強(qiáng)弱電流隔離、大小電壓隔離,高低頻率隔離、輸入輸出隔離、數(shù)字模擬隔離、輸入輸出隔離,分界標(biāo)準(zhǔn)為相差一個(gè)數(shù)量級(jí)。隔離方法包括:空間遠(yuǎn)離、地線隔開。2PCB布線與布局晶振要盡量靠近IC,且布線要較粗3PCB布線與布局晶振外殼接地4PCB布線與布局時(shí)鐘布線經(jīng)連接器輸出時(shí),連接器上的插針要在時(shí)鐘線插針周圍布滿接地插針5PCB布線與布局讓模擬和數(shù)字電路分別擁有自己的電源和地線通路,在可能的情況下,應(yīng)盡量加寬這兩部分電路的電源與地線或采用分開的電源層與接地層,以便減小電源與地線回路的阻抗,減小任何
2、可能在電源與地線回路中的干擾電壓6PCB布線與布局單獨(dú)工作的PCB的模擬地和數(shù)字地可在系統(tǒng)接地點(diǎn)附近單點(diǎn)匯接,如電源電壓一致,模擬和數(shù)字電路的電源在電源入口單點(diǎn)匯接,如電源電壓不一致,在兩電源較近處并一1~2nf的電容,給兩電源間的信號(hào)返回電流提供通路7PCB布線與布局如果PCB是插在母板上的,則母板的模擬和數(shù)字電路的電源和地也要分開,模擬地和數(shù)字地在母板的接地處接地,電源在系統(tǒng)接地點(diǎn)附近單點(diǎn)匯接,如電源電壓一致,模擬和數(shù)字電路的電源在電源入口單點(diǎn)匯接,如電源電壓不一致,在兩電源較近處并一1~2nf的電容,給兩電源間的信號(hào)返回電流提供通路8PCB布線與布局當(dāng)高速、中速和低速數(shù)字電路混
3、用時(shí),在印制板上要給它們分配不同的布局區(qū)域9PCB布線與布局對(duì)低電平模擬電路和數(shù)字邏輯電路要盡可能地分離10PCB布線與布局多層印制板設(shè)計(jì)時(shí)電源平面應(yīng)靠近接地平面,并且安排在接地平面之下。11PCB布線與布局多層印制板設(shè)計(jì)時(shí)布線層應(yīng)安排與整塊金屬平面相鄰12PCB布線與布局多層印制板設(shè)計(jì)時(shí)把數(shù)字電路和模擬電路分開,有條件時(shí)將數(shù)字電路和模擬電路安排在不同層內(nèi)。如果一定要安排在同層,可采用開溝、加接地線條、分隔等方法補(bǔ)救。模擬的和數(shù)字的地、電源都要分開,不能混用13PCB布線與布局時(shí)鐘電路和高頻電路是主要的干擾和輻射源,一定要單獨(dú)安排、遠(yuǎn)離敏感電路14PCB布線與布局注意長線傳輸過程中的
4、波形畸變15PCB布線與布局減小干擾源和敏感電路的環(huán)路面積,最好的辦法是使用雙絞線和屏蔽線,讓信號(hào)線與接地線(或載流回路)扭絞在一起,以便使信號(hào)與接地線(或載流回路)之間的距離最近16PCB布線與布局增大線間的距離,使得干擾源與受感應(yīng)的線路之間的互感盡可能地小17PCB布線與布局如有可能,使得干擾源的線路與受感應(yīng)的線路呈直角(或接近直角)布線,這樣可大大降低兩線路間的耦合18PCB布線與布局增大線路間的距離是減小電容耦合的最好辦法19PCB布線與布局在正式布線之前,首要的一點(diǎn)是將線路分類。主要的分類方法是按功率電平來進(jìn)行,以每30dB功率電平分成若干組20PCB布線與布局不同分類的導(dǎo)
5、線應(yīng)分別捆扎,分開敷設(shè)。對(duì)相鄰類的導(dǎo)線,在采取屏蔽或扭絞等措施后也可歸在一起。分類敷設(shè)的線束間的最小距離是50~75mm21PCB布線與布局電阻布局時(shí),放大器、上下拉和穩(wěn)壓整流電路的增益控制電阻、偏置電阻(上下拉)要盡可能靠近放大器、有源器件及其電源和地以減輕其去耦效應(yīng)(改善瞬態(tài)響應(yīng)時(shí)間)。22PCB布線與布局旁路電容靠近電源輸入處放置23PCB布線與布局去耦電容置于電源輸入處。盡可能靠近每個(gè)IC24PCB布線與布局PCB基本特性?阻抗:由銅和橫切面面積的質(zhì)量決定。具體為:1盎司0.49毫歐/單位面積電容:C=EoErA/h,Eo:自由空間介電常數(shù),Er:PCB基體介電常數(shù),A:電流
6、到達(dá)的范圍,h:走線間距電感:平均分布在布線中,約為1nH/m盎司銅線來講,在0.25mm(10mil)厚的FR4碾壓下,位于地線層上方的)0.5mm寬,20mm長的線能產(chǎn)生9.8毫歐的阻抗,20nH的電感及與地之間1.66pF的耦合電容。25PCB布線與布局PCB布線基本方針:增大走線間距以減少電容耦合的串?dāng)_;平行布設(shè)電源線和地線以使PCB電容達(dá)到最佳;將敏感高頻線路布設(shè)在遠(yuǎn)離高噪聲電源線的位置;加寬電源線和地線以減少電源線和地線的阻抗;26PCB布線與布局分割:采用物理上的分割來減少不同類型信號(hào)線之間的耦合,尤其是電源與地線27PCB布線與布局局部去耦:對(duì)于局部電源和IC進(jìn)行去耦
7、,在電源輸入口與PCB之間用大容量旁路電容進(jìn)行低頻脈動(dòng)濾波并滿足突發(fā)功率要求,在每個(gè)IC的電源與地之間采用去耦電容,這些去耦電容要盡可能接近引腳。28PCB布線與布局布線分離:將PCB同一層內(nèi)相鄰線路之間的串?dāng)_和噪聲耦合最小化。采用3W規(guī)范處理關(guān)鍵信號(hào)通路。29PCB布線與布局保護(hù)與分流線路:對(duì)關(guān)鍵信號(hào)采用兩面地線保護(hù)的措施,并保證保護(hù)線路兩端都要接地30PCB布線與布局單層PCB:地線至少保持1.5mm寬,跳線和地線寬度的改變應(yīng)保持最低31PCB布線與布