內(nèi)電層與內(nèi)電層分割.doc

內(nèi)電層與內(nèi)電層分割.doc

ID:50086218

大?。?86.01 KB

頁(yè)數(shù):23頁(yè)

時(shí)間:2020-03-04

內(nèi)電層與內(nèi)電層分割.doc_第1頁(yè)
內(nèi)電層與內(nèi)電層分割.doc_第2頁(yè)
內(nèi)電層與內(nèi)電層分割.doc_第3頁(yè)
內(nèi)電層與內(nèi)電層分割.doc_第4頁(yè)
內(nèi)電層與內(nèi)電層分割.doc_第5頁(yè)
資源描述:

《內(nèi)電層與內(nèi)電層分割.doc》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫(kù)

1、內(nèi)電層與內(nèi)電層分割在系統(tǒng)提供的眾多工作層中,有兩層電性圖層,即信號(hào)層與內(nèi)電層,這兩種圖層有著完全不同的性質(zhì)和使用方法。信號(hào)層被稱為正片層,一般用于純線路設(shè)計(jì),包括外層線路和內(nèi)層線路,而內(nèi)電層被稱為負(fù)片層,即不布線、不放置任何元件的區(qū)域完全被銅膜覆蓋,而布線或放置元件的地方則是排開了銅膜的。在多層板的設(shè)計(jì)中,由于地層和電源層一般都是要用整片的銅皮來(lái)做線路(或作為幾個(gè)較大塊的分割區(qū)域),如果要用MidLayer(中間層)即正片層來(lái)做的話,必須采用敷銅的方法才能實(shí)現(xiàn),這樣將會(huì)使整個(gè)設(shè)計(jì)數(shù)據(jù)量非常大,不利于數(shù)據(jù)的交流傳遞,同時(shí)也會(huì)影響設(shè)計(jì)刷新的速度,而使用

2、內(nèi)電層來(lái)做,則只需在相應(yīng)的設(shè)計(jì)規(guī)則中設(shè)定與外層的連接方式即可,非常有利于設(shè)計(jì)的效率和數(shù)據(jù)的傳遞。AltiumDesigner7.0系統(tǒng)支持多達(dá)16層的內(nèi)電層,并提供了對(duì)內(nèi)電層連接的全面控制及DRC校驗(yàn)。一個(gè)網(wǎng)絡(luò)可以指定多個(gè)內(nèi)電層,而一個(gè)內(nèi)電層也可以分割成多個(gè)區(qū)域,以便設(shè)置多個(gè)不同的網(wǎng)絡(luò)。7.2.1內(nèi)電層PCB設(shè)計(jì)中,內(nèi)點(diǎn)層的添加及編輯同樣是通過【圖層堆棧管理器】來(lái)完成的。下面以一個(gè)實(shí)際的設(shè)計(jì)案例來(lái)介紹內(nèi)電層的操作。請(qǐng)讀者先自己建立一個(gè)PCB設(shè)計(jì)文件或者打開一個(gè)現(xiàn)成的PCB設(shè)計(jì)文件。在PCB編輯器中,執(zhí)行【Design】

3、【LayerStackMan

4、ager】命令,打開【LayerStackManager】。單擊選取信號(hào)層,新加的內(nèi)電層將位于其下方。在這里選取的信號(hào)層,之后單擊【AddLayer】按鈕,一個(gè)新的內(nèi)電層即被加入到選定的信號(hào)層的下方。雙擊新建的內(nèi)電層,即進(jìn)入【EditLayer】對(duì)話框中,可對(duì)其屬性加以設(shè)置,如圖7-13所示。在對(duì)話框內(nèi)可以設(shè)置內(nèi)電層的名稱、銅皮厚度、連接到的網(wǎng)絡(luò)及障礙物寬度等。這里的障礙物即“Pullback”,是在內(nèi)電層邊緣設(shè)置的一個(gè)閉合的去銅邊界,以保證內(nèi)電層邊界距離PCB邊界有一個(gè)安全間距,根據(jù)設(shè)置,內(nèi)電層邊界將自動(dòng)從板體邊界回退。圖7-13編輯內(nèi)電層執(zhí)行【

5、Design】

6、【BoardLayers&Colors…】命令,在打開的標(biāo)簽頁(yè)【BoardLayers&Colors】,所中所添加的內(nèi)電層的“Ground”后面的“Show”復(fù)選框,如圖7-14所示,使其可以在PCB工作窗口中顯示出來(lái)。圖7-14選中內(nèi)電層“Show”的復(fù)選框打開圖7-14的【ViewOptions】標(biāo)簽頁(yè)里面,在【SingleLayerMode】區(qū)域的下拉菜單中選擇【HideOtherLayers】,即單層顯示,如圖7-15所示。圖7-15設(shè)置單層顯示模式回到編輯窗口中,單擊板層標(biāo)簽中的“Ground”,所添加的內(nèi)電層即顯示出來(lái),

7、在其邊界圍繞了一圈Pullback線,如圖7-16所示。圖7-16顯示內(nèi)電層打開【PCB】面板,在類型選擇欄中選擇“SplitPlaneEditor”,即進(jìn)入分割內(nèi)電層編輯器中,可詳細(xì)查看或編輯內(nèi)電層及層上的圖件,如圖7-17所示。圖7-17SplitPlaneEditor在“SplitPlaneEditor”中,有3欄列表,其中上方的列表中列出了當(dāng)前PCB文件中所有的內(nèi)電層;中間的列表列出了上方列表中選定的內(nèi)電層上包含的所有分割內(nèi)電層及其連接的網(wǎng)絡(luò)名、節(jié)點(diǎn)數(shù);最后一欄列表則列出了連接到指定網(wǎng)絡(luò)的分割內(nèi)電層上所包含的過孔和焊盤的詳細(xì)信息,單擊選取其

8、中的某項(xiàng),即可在編輯窗口內(nèi)高亮顯示出來(lái)。要?jiǎng)h除某一個(gè)不需要的內(nèi)電層,首先應(yīng)該將該層上的全部圖件選中(使用快捷鍵S+Y)后刪除,之后在【LayerStackManager】中將內(nèi)電層的網(wǎng)絡(luò)改名為“NoNet”,即斷開與相應(yīng)網(wǎng)絡(luò)的連接,按Delete鍵即可刪除。7.2.2連接方式設(shè)置焊盤和過孔與內(nèi)電層的連接方式可以在【Plane】(內(nèi)電層)中設(shè)置。打開【PCBRulesandConstraintsEditor】對(duì)話框,在左邊窗口中,單擊【Plane】前面的“+”符號(hào),可以看到有三項(xiàng)子規(guī)則,如圖7-18所示。圖7-18內(nèi)層規(guī)則其中,【PowerPlane

9、ConnectStyle】子規(guī)則與【PowerPlaneClearance】子規(guī)則用于設(shè)置焊盤和過孔與內(nèi)電層的連接方式,而【PolygonConnectStyle】子規(guī)則用于設(shè)置敷銅與焊盤的連接方式?!綪owerPlaneConnectStyle】子規(guī)則【PowerPlaneConnectStyle】規(guī)則主要用于設(shè)置屬于內(nèi)電層網(wǎng)絡(luò)的過孔或焊盤與內(nèi)電層的連接方式,設(shè)置窗口如圖7-19所示。圖7-19【PowerPlaneConnectStyle】規(guī)則設(shè)置【Constrain】區(qū)域內(nèi)提供了三種連接方式?!綬eliefConnect】:輻射連接。即過孔或

10、焊盤與內(nèi)電層通過幾根連接線相連接,是一種可以降低熱擴(kuò)散速度的連接方式,避免因散熱太快而導(dǎo)致焊盤和焊錫之間無(wú)法良好融合。在這

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。