《存儲系統(tǒng)習題》PPT課件.ppt

ID:51645463

大小:1.80 MB

頁數:52頁

時間:2020-03-27

《存儲系統(tǒng)習題》PPT課件.ppt_第1頁
《存儲系統(tǒng)習題》PPT課件.ppt_第2頁
《存儲系統(tǒng)習題》PPT課件.ppt_第3頁
《存儲系統(tǒng)習題》PPT課件.ppt_第4頁
《存儲系統(tǒng)習題》PPT課件.ppt_第5頁
資源描述:

《《存儲系統(tǒng)習題》PPT課件.ppt》由會員上傳分享,免費在線閱讀,更多相關內容在教育資源-天天文庫。

1、第三章存儲系統(tǒng)——習題課主講趙力2007年4月知識概要一、關于主存儲器基本概念存儲介質——能表示二進制數1和0的物理器件存儲元——存儲1位二進制代碼信息的器件存儲單元——若干個存儲元的集合,可以存放一個字或一個字節(jié)。地址——存儲單元的編號存儲器——計算機用來存放程序和數據的部件。SRAM——靜態(tài)隨機存儲器DRAM——動態(tài)隨機存儲器ROM——只讀存儲器二、有關主存儲器的技術指標存儲容量字節(jié)數單元數×位數存取速度存取時間存取周期存儲器總線帶寬三、有關靜態(tài)隨機存儲器SRAM存儲元的讀寫原理靜態(tài)MOS存儲器存儲體、地址譯碼、片選和

2、讀/寫控制靜態(tài)SRAM芯片數據線、地址線、控制線RAM存儲器的擴展位擴展、字擴展、字位同時擴展四、有關動態(tài)隨機存儲器DRAM存儲元的讀寫原理DRAM芯片的特點DRAM的刷新五、有關高速存儲器雙端口并行存儲器多體交叉存儲器相聯存儲器六、有關高速緩存cachecache在存儲體系結構中的位置,cache的目標定量分析cache的性能:命中率,cache的效率cache的基本工作原理,地址映射、替換策略、寫策略七、有關虛擬存儲器虛擬存儲器的目的,與cache的異同之處虛擬存儲器的基本工作原理,信息交換單位地址映射:段表、頁表、快

3、表存儲保護習題解釋概念:主存、輔存、Cache、虛擬存儲器、RAM、SRAM、DRAM、ROM、EPROM、CDROM、FlashMemory。計算機中哪些部件可用于存儲信息,按其速度、容量和價格/位排序說明。什么是計算機存儲器的層次結構?層次結構的特點和目的是什么?說明程序的局部性原理。說明存取周期和存取時間的區(qū)別。什么是存儲器帶寬?一、填空計算機中的存儲器是用來存放的。存儲器系統(tǒng)的層次結構是為了使整個計算機的存儲系統(tǒng)在上接近最外層的存儲器,在上接近最里層的存儲器。對DRAM進行操作,有三種操作類型。cache的目的是。

4、虛擬存儲器的目的是。程序和數據容量和價格性能讀、寫和刷新平衡CPU的執(zhí)行速度和主存的存取速度不匹配的矛盾擴大主存容量、實現存儲管理cache-主存的信息交換單位是;主存-虛存的信息交換單位是。相聯存儲器主要應用于。若存儲器的數據總線寬度為32位,存取周期為200ns,則存儲器帶寬是。對DRAM進行刷新的方式有。其中具有較長的死時間,將存儲器的讀寫周期放大一倍。塊頁cache的地址映射虛擬存儲器的快表(32/8)/(200*10-9)=20MB/s集中式、分散式、異步式集中式分散式二、選擇題主存和輔存的本質區(qū)別是。主存容量小

5、,而輔存容量大主存速度快,而輔存速度慢主存能夠被CPU直接訪問,而輔存不能主存易失,而輔存非易失下列因素中,與cache的命中率無關的是。主存的存取時間C.cache的組織方式塊的大小D.cache的容量CA通用寄存器的設計適合采用高速存儲器。多端口存儲器多體交叉存儲器相聯存儲器高速緩沖存儲器已知虛地址為32位,頁大小為4KB,頁表每一項為4個字節(jié),那么頁表總容量為。4GBC.8MB4MBD.1MBAB(232÷212×4)【第一題】某RAM芯片,其存儲容量為16K×8位,問:該芯片引出線的最小數目應為多少?存儲器芯片的地

6、址范圍是什么?【解】因存儲單元的數量為=2,所以地址線根;字長位,所以數據線有根,加上控制線信號和信號,電源線和地線,所以該芯片引出線的最小數目應為根。地址范圍為H~H。16K141488片選讀寫2600003FFF三、分析設計題【第二題】模塊化存儲器設計。已知某8位機的主存采用半導體存儲器,地址碼為18位,若使用4K×4位RAM芯片組成該機所允許的最大主存空間,并選用模塊條的形式,問:若每個模塊條為32K×8位,共需幾個模塊條?每個模塊內共有多少片RAM芯片?主存共需多少RAM芯片?CPU如何選擇個模塊條?【解】由于主存

7、地址碼給定位,所以最大存儲空間為2,主存的最大容量為B;而每個模塊條的存儲容量為,故需要個模塊條。因為使用4K×4位的芯片,所以模塊內需要芯片片。模塊內采用擴展方式。主存共需要RAM芯片。256K181832K8字位同時1612832K×8位的模塊條的構成:模塊條內使用16個4K×4位的RAM芯片拼成8組4K×8位,地址碼的低12位(A0~A11)直接接到芯片地址輸入端,地址碼的高3位(A14~A12)通過3:8譯碼器輸出,分別接到8組芯片的選片端。4K×44K×44K×44K×44K×44K×44K×44K×4……A12

8、A13A143:8譯碼器(74LS138)Y0Y7Y1Y2Y3Y4Y5Y6ABC使能端EA11~A0D7~D0WE32K×8的模塊條A14~A0使能端ED7~D0WED3~D0D7~D432K×8模塊……3:8譯碼器(74LS138)Y0Y7Y1Y2Y3Y4Y5Y6ABC32K×8模塊32K×8模塊32

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯系客服處理。
关闭