微機(jī)原理期末復(fù)習(xí)試卷.doc

微機(jī)原理期末復(fù)習(xí)試卷.doc

ID:52717857

大小:50.50 KB

頁數(shù):5頁

時(shí)間:2020-03-29

微機(jī)原理期末復(fù)習(xí)試卷.doc_第1頁
微機(jī)原理期末復(fù)習(xí)試卷.doc_第2頁
微機(jī)原理期末復(fù)習(xí)試卷.doc_第3頁
微機(jī)原理期末復(fù)習(xí)試卷.doc_第4頁
微機(jī)原理期末復(fù)習(xí)試卷.doc_第5頁
資源描述:

《微機(jī)原理期末復(fù)習(xí)試卷.doc》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫

1、《微機(jī)原理》期末復(fù)習(xí)試卷2010年12月一、填空題1.反碼表示法中,零有兩個編碼,即()和()。2.設(shè)X=11001101,數(shù)據(jù)采用奇校驗(yàn)時(shí),其校驗(yàn)位C=()。3.運(yùn)算器中的核心部件是()。4.計(jì)算機(jī)中有兩類信息流,一類是()信息流,另一類是()信息流。5.傳送ASCII碼時(shí),D7位為校驗(yàn)位,若采用奇校驗(yàn)在傳送字符B的ASCII碼42H時(shí),其編碼為()。6.串行傳送數(shù)據(jù)的方式有()、()兩種。7.串行通信中約定:一個起始位,一個停止位,偶校驗(yàn),則數(shù)字“5”的串行碼為(),數(shù)字“9”的串行碼為()

2、。8.利用8251進(jìn)行異步串行通訊,當(dāng)設(shè)定傳輸速率為8400波特,傳輸格式為1個起始位,1個停止位時(shí),每秒最多可傳送的字節(jié)數(shù)是()。9.設(shè)[X]10=54.625,則[X]2=(),[X]8=()10.全相聯(lián)映像比直接映像利用率(),沖突概率()。11.()是一個高速小容量臨時(shí)存儲器。12.存儲芯片6264(8k×8位)有()條數(shù)據(jù)線,()地址線。13.按總線中的數(shù)據(jù)類型不同,可把總線分為()、()、()14、IBM宏匯編中的運(yùn)算符包括①、②、③、④和合成運(yùn)算符。15、IBM宏匯編中,段定義命令

3、包括:①、②、③、④。16、CPU芯片功耗的增加會使芯片工作溫度升高,在芯片設(shè)計(jì)和使用中可采用①、②和③等措施進(jìn)行處理。17、常用的外部總線包括:①、②、③、④等。18、總線傳輸方式包括:①、②和③。二、選擇題1、以下和不是IBM宏匯編的保留字。A、AAAB、DHC、GOTOD、IF2、早期8086的時(shí)鐘頻率為8MHz,其時(shí)鐘周期為ns。A、25B、125C、250D、5003、CPU處于狀態(tài)中,功耗最低。A、常規(guī)B、暫停C、睡眠D、停止時(shí)鐘14、Pentium處理器有296個引腳,其中包括個數(shù)

4、據(jù)總線引腳。A、8B、16C、32D、645、Intel8237有個完全獨(dú)立的DMA通道。A、1B、2C、4D、86、在中斷控制器Intel8259A中,寄存器的每一位可以對IRR中的相應(yīng)的中斷源進(jìn)行屏蔽。但對于較高優(yōu)先權(quán)的輸入線實(shí)現(xiàn)屏蔽并不影響較低優(yōu)先權(quán)的輸入。A、中斷請求B、中斷屏蔽C、中斷服務(wù)D、數(shù)據(jù)總線7、下列哪一個可能不是ADC0809的性能參數(shù)?A、分辨率為8位B、轉(zhuǎn)換時(shí)間為100μsC、輸出TTL電平兼容D、輸出電壓范圍為OV~5V8、在可編程通信接口電路Intel8251的接口信

5、號中,有同CPU接口的,有同外部裝置接口。下面四個信號中,哪個不是同CPU接口的?A、CLKB、RxDC、DBD、TxRDY9、下列哪個不是內(nèi)部中斷?A、執(zhí)行DIV時(shí),除數(shù)為0或商超出了寄存器范圍B、8086指令系統(tǒng)中的中斷指令I(lǐng)NTnC、中斷請求線INTRD、單步執(zhí)行10、CPU同外設(shè)之間傳送數(shù)據(jù)有三種方式,下面哪一種不是?A、查詢傳送方式B、串行傳送方式C、中斷傳送方式D、DMA方式11.CPU在執(zhí)行指令的過程中,每完成一次對存儲器或I/O端口的訪問過程,稱為()。(A)時(shí)鐘周期(B)總線周

6、期(C)總線讀周期(D)總線寫周期12.某CPU有32條地址線,與之相連的一個I/O芯片的口地址為210H~21FH,則該I/O芯片的片選信號至少應(yīng)由()條地址線譯碼后產(chǎn)生。(A)16(B)10(C)4(D)613.采用高速緩存Cache的目的是(B)。(A)提高總線速度(B)提高主存速度(C)使CPU全速運(yùn)行(D)擴(kuò)大尋址空間14.堆棧的工作方式是(D)。(A)先進(jìn)先出(B)隨機(jī)讀寫(C)只能讀出,不能寫入(D)后進(jìn)先出15.8255A既可作數(shù)據(jù)輸入、出端口,又可提供控制信息、狀態(tài)信息的端口是

7、()。(A)B口(B)A口(C)A、B、C三端口均可以(D)C口16.8255A的方式選擇控制字為80H,其含義是()。(A)A、B、C口全為輸入(B)A口為輸出,其他為輸入(C)A、B為方式0(D)A、B、C口均為方式0,輸出2----------17.8255A引腳信號WR=0,CS=0,A1=1,A0=1時(shí),表示()。(A)CPU向數(shù)據(jù)口寫數(shù)據(jù)(B)CPU向控制口送控制字(C)CPU讀8255A控制口(D)無效操作18.一微機(jī)化儀器采用8255A芯片作數(shù)據(jù)傳送接口,并規(guī)定使用接口地址的最低

8、兩位作芯片內(nèi)部尋址,已知芯片的A口地址為0F4H,則當(dāng)CPU執(zhí)行輸出指令訪問0F7H端口時(shí),其操作為()。(A)數(shù)據(jù)從端口C送數(shù)據(jù)總線(B)數(shù)據(jù)從數(shù)據(jù)總線送端口C(C)控制字送控制字寄存器(D)數(shù)據(jù)從數(shù)據(jù)總線送端口B19.當(dāng)8255A的端口A、端口B均工作在方式0的輸入方式時(shí),端口C可以作為()用。(A)兩個4位I/O端口或1個8位I/O端口(B)狀態(tài)端口(C)部分引腳作端口A、端口B的聯(lián)絡(luò)信號(D)全部作聯(lián)絡(luò)信號20.當(dāng)并行接口芯片8255A被設(shè)定為方式2時(shí),其工作的I/O口()。(A)既能作

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時(shí)可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時(shí)聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。