數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx

數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx

ID:58643644

大小:1.63 MB

頁數(shù):54頁

時(shí)間:2020-10-17

數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx_第1頁
數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx_第2頁
數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx_第3頁
數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx_第4頁
數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx_第5頁
資源描述:

《數(shù)字電子技術(shù)基礎(chǔ)課后答案.docx》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫。

1、.第一章邏輯代數(shù)基礎(chǔ)1.1、用布爾代數(shù)的基本公式和規(guī)則證明下列等式。1.2、求下列函數(shù)的反函數(shù)。1.3、寫出下列函數(shù)的對(duì)偶式。1.4、證明函數(shù)F為自對(duì)偶函數(shù)。.1.1、用公式將下列函數(shù)化簡為最簡“與或”式。-(?9-+a+m+?r+m+zz+im?+awe(?+Y+z*;i?1.2、邏輯函數(shù)。若A、B、C、D、的輸入波形如圖所示,畫出邏輯函數(shù)F的波形。ADACABD+BJ——ABU-A1.1、邏輯函數(shù)F1、F2、F3的邏輯圖如圖2—35所示,證明F1=F2=F3。1.2、給出“與非”門、“或非”門及“異或”門邏輯符號(hào)如圖2—36(a)所示

2、,若A、B的波形如圖2—36(b),畫出F1、F2、F3波形圖。Ni-AB1.1、用卡諾圖將下列函數(shù)化為最簡“與或”式。'?*-Z?'(DJ,2,4,5,7):H:P--ABfADB?@2—36Cb4.?s=2'(2,3,6,7,8,lQ12,14).It?-BDAD5sN-2s’(4,d,l2,14,20,22,28,20)??F=AC.1.1、將下列具有無關(guān)最小項(xiàng)的函數(shù)化為最簡“與或”式;.01?.l..Ba*fel-%*Zd(14,1d):4F=Zm'(2,3,4,5.6,7.11,14)DCC000?111000111.1、用

3、卡諾圖將下列函數(shù)化為最簡“與或”式;.(l'PIz?OId6*(ElT!’art''E'CrJ,?=(gogo7d?)O.’O00TOgl11000*.Q01Tl1000TB&Y=Zin‘(2,2,4,10,11,15)//011.00n?i110a*1.1011F.1..1I-ABID+ABD+BE——ABIDABDBEM——ABID+AND+A——A8IDABDAWH——ABIDABDAD+BID——ABIDABDADBIDDC000111IO00“1.110H第二章門電路2.1由TTL門組成的電路如圖2.1所示,已知它們的輸入短路電

4、流為Iis=1.6mA,高電平輸入漏電流IiH=40。試問:當(dāng)A=B=1時(shí),G1的灌電流(拉,灌)為3.2mA;A=0時(shí),G1的拉電流(拉,灌)為120。2.2圖2.2中示出了某門電路的特性曲線,試據(jù)此確定它的下列參數(shù):輸出高電平UOH=3V;輸出低電平UOL=0.3V;輸入短路電流IiS=1.4mA;高電平輸入漏電流IiH=0.02mA;閾值電平UT=1.5V;開門電平UON=1.5V;關(guān)門電平UOFF=1.5V;低電平噪聲容限UNL=1.2V;高電平噪聲容限UNH=1.5V;最大灌電流IOLmax=15mA;扇出系數(shù)N=10.2.3T

5、TL門電路輸入端懸空時(shí),應(yīng)視為高電平;(高電平,低電平,不定)此時(shí)如用萬用表測(cè)量其電壓,讀數(shù)約為1.4V(3.6V,0V,1.4V)。2.4CT74、CT74H、CT74S、CT74LS四個(gè)系列的TTL集成電路,其中功耗最小的為CT74LS;速度最快的為CT74S;綜合性能指標(biāo)最好的為CT74LS。2.5CMOS門電路的特點(diǎn):靜態(tài)功耗極低(很大,極低);而動(dòng)態(tài)功耗隨著工作頻率的提高而增加(增加,減小,不變);輸入電阻很大(很大,很?。?;噪聲容限高(高,低,等)于TTL門。2.6集電極開路門(OC門)在使用時(shí)須在輸出與電源之間接一電阻(輸出

6、與地,輸出與輸入,輸出與電源)。2.7若G2的懸空的輸入端接至0.3V,結(jié)果如下表2.9輸入懸空時(shí)為高電平,M=“0”,VM=0.2V,三態(tài)門輸出為高阻,M點(diǎn)電位由后面“與或非”門的輸入狀態(tài)決定,后面與門中有一輸入為0,所以VM=0V。2.102.11上圖中門1的輸出端斷了,門2、3、4為高電平輸入,此時(shí)VM=1.6V左右。2.12不能正常工作,因?yàn)椴荒芡瑫r(shí)有效,即不能同時(shí)為低電平。2.13圖為由TTL“與非”門組成的電路,輸入A、B的波形如圖所示,試畫出V0的波形。2.14圖中門1、2、3均為TTL門電路,平均延遲時(shí)間為20ns,畫出V

7、O的波形。2--81、Y1=ABCDEY2=A+B+C+D+E2、該擴(kuò)展方法不適用于TTL門電路。對(duì)與門而言,當(dāng)擴(kuò)展端C=0.3V時(shí),其輸入電壓約為1V,已大于UiLmax(0.8V);對(duì)或門而言,當(dāng)擴(kuò)展端C=UOHmin=2.4V時(shí),其輸入電壓約為1.7V,已小于UiHmin(2V);2--974TTL74LS7TLCG40?074HC74HCT74TTL74LSTTL74HCT2--10乙的說法正確,因?yàn)樵擖c(diǎn)的電壓有可能是變化的,此時(shí)萬用表測(cè)得的是電壓的平均值,1.8V的讀數(shù)完全正常。T=ATC+ABC+C+ABC=zo¢0,3,3,

8、@=ASB?32CA?YOZ)+YZ=XY+XZ+TZP=Y?zsss.listcff?na???l.nxa?ai?a.r,-xmvazs,=2?xzq-xrozs,-xrz14B=B?=D+

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。