資源描述:
《計(jì)算機(jī)組成原理B卷.doc》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。
1、…………………………密……………………封……………………線………………………………學(xué)院專業(yè)班級(jí)學(xué)號(hào)姓名一、單選題(每題1分,共20分)1.馮?諾依曼機(jī)工作方式的基本特點(diǎn)是(?。?。A、按地址訪問并順序執(zhí)行指令B、精確結(jié)果處理C、存儲(chǔ)器按內(nèi)部地址訪問D、自動(dòng)工作2.在定點(diǎn)小數(shù)計(jì)算機(jī)中,(?。┑脑a與補(bǔ)碼相同。A、-0.5B、1C、-0.1D、-13.下列數(shù)中最小的數(shù)為(?。、B、528C、2910D、233164.一個(gè)8位二進(jìn)制整數(shù),采用補(bǔ)碼表示,且由3個(gè)“1”和5個(gè)“0”組成,則其最小值是(?。、-127B、-32C、-125D、-35.存儲(chǔ)單元
2、是指存放(?。?。A、一個(gè)二進(jìn)制信息位的存儲(chǔ)元B、一個(gè)機(jī)器字的所有存儲(chǔ)元集合C、一個(gè)字節(jié)的所有存儲(chǔ)元集合D、兩個(gè)字節(jié)的所有存儲(chǔ)元集合6.交叉存儲(chǔ)器實(shí)質(zhì)上是一種(?。┐鎯?chǔ)器。A、多模塊,并行B、多模塊,串行C、整體式,并行D、整體式,串行7.采用虛擬存儲(chǔ)器的主要目的是(?。、提高主存儲(chǔ)器的存取速度B、擴(kuò)大存儲(chǔ)器空間,并能進(jìn)行自動(dòng)管理C、提高外存儲(chǔ)器的存取速度D、擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間8.假設(shè)某機(jī)的存儲(chǔ)系統(tǒng)由Cache和主存組成。某程序執(zhí)行過程中訪存1000次,其中訪問Cache缺失(未命中)50次,則Cache的命中率是(?。、5%B、9.5%C、
3、50%D、95%1.寄存器間接尋址方式中,操作數(shù)處在(?。?。A、通用寄存器B、堆棧C、主存儲(chǔ)器D、程序計(jì)數(shù)器2.單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)經(jīng)常需采( )尋址方式。A、堆棧B、立即C、隱含D、間接3.下列關(guān)于RISC的敘述中,錯(cuò)誤的是(?。?。A、RISC普遍采用微程序控制器B、RISC大多數(shù)指令在一個(gè)時(shí)鐘周期內(nèi)完成C、RISC的內(nèi)部通用寄存器數(shù)量相對(duì)CISC多D、RISC的指令數(shù)、尋址方式和指令格式種類相對(duì)CISC少4.堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,MSP為SP所指示的棧頂單元,如果進(jìn)棧的操
4、作是:AàMSP,SP-1àSP,那么出棧的操作應(yīng)為(?。??!堋狻€………………………………學(xué)院專業(yè)班級(jí)學(xué)號(hào)姓名A、MSPàA,SP+1àSPB、SP+1àSP,MSPàAC、SP-1àSP,MSPàAD、MSPàA,SP-1àSP5.指令系統(tǒng)中采用不同尋址方式的目的主要是( )。A、實(shí)現(xiàn)存儲(chǔ)程序和程序控制B、縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性C、可以直接訪問外存D、提供擴(kuò)展操作碼的可能并降低指令譯碼難度6.在CPU中跟蹤指令后繼地址的寄存器是(?。?。A、MARB、PCC、IRD、PSW7.下列
5、部件中不屬于控制器的是(?。?。A、IRB、操作控制器C、PCD、PSW8.同步控制是( )。A、只適用于CPU控制的方式B、只適用于外圍設(shè)備控制的方式C、由統(tǒng)一時(shí)序信號(hào)控制的方式D、所有指令執(zhí)行時(shí)間都相同的方式1.同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫(?。?。A、相容性微操作B、相交性微操作C、相斥性微操作D、排他性微操作2.在集中式總線仲裁中,( )方式響應(yīng)最快。A、鏈?zhǔn)讲樵傿、獨(dú)立請(qǐng)求C、計(jì)數(shù)器定時(shí)查詢D、不能確定3.采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要占用一個(gè)( )的時(shí)間。A、指令周期B、機(jī)器周期C、存儲(chǔ)周期D、總線周期4.下列陳述中
6、正確的是(?。〢、在DMA周期內(nèi),CPU不能執(zhí)行程序B、中斷發(fā)生時(shí),CPU首先執(zhí)行入棧指令將程序計(jì)數(shù)器內(nèi)容保護(hù)起來C、DMA控制器每傳送一個(gè)數(shù)據(jù)就竊取一個(gè)指令周期D、IO操作的最終目的是要實(shí)現(xiàn)主機(jī)與外設(shè)之間的數(shù)據(jù)傳輸二、填空題(每空1分,共20分)1.計(jì)算機(jī)系統(tǒng)是一個(gè)由硬件和軟件組成的多級(jí)層次結(jié)構(gòu),這通常由【......】、【......】、操作系統(tǒng)級(jí)、匯編語言級(jí)和高級(jí)語言級(jí)等組成,在每一級(jí)上都可以進(jìn)行程序設(shè)計(jì)。2.雙端口存儲(chǔ)器和多模塊交叉存儲(chǔ)器屬于并行存儲(chǔ)器結(jié)構(gòu),前者采用【......】并行技術(shù),后者采用【......】并行技術(shù)。3.指令格式是指令用
7、二進(jìn)制代碼表示的結(jié)構(gòu)形式,指令格式由【......】字段和【......】兩字段組成。4.形成指令地址的方式,稱為指令尋址方式,有【......】尋址和【......】尋址兩種。1.目前的CPU包括【......】、【......】和cache。2.在CPU中:保存當(dāng)前正在執(zhí)行的指令的寄存器是【......】;算術(shù)邏輯運(yùn)算結(jié)果通常放在通用寄存器和【......】。3.微程序控制器由【......】、【......】、地址轉(zhuǎn)移邏輯三大部分組成。4.CPU從主存取出一條指令并執(zhí)行該指令的時(shí)間叫【......】,它常用若干個(gè)【......】來表示,而后者又包
8、含若干個(gè)時(shí)鐘周期。5.I/O接口的功能主要有【......】、【......】和中斷等(填兩個(gè)