資源描述:
《可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。
1、'2■犬^il裡大愛DALIANUNIVERSITYOFTECHNOLOGYfiSS士享位論文MASTERALDISSERTATION._H94謹(jǐn)意可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)\/電路與系統(tǒng)丨丨學(xué)科去作者姓名指耳教肺唐袖安教授2015¥6月答辯日期.?■1.#碩士學(xué)位論文可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)DesignandImplementationofReconflgurableRadarSignalProcessinSystemg作者姓名:孫大亮學(xué)
2、科、專業(yè):電路與系統(tǒng)學(xué)號(hào):21209013指導(dǎo)教師:唐禎安完成日期:2015年5月大連理工大學(xué)DalianUniversityofTechnology大連理工大學(xué)學(xué)位論文獨(dú)創(chuàng)性聲明作者鄭重聲明:所呈交的學(xué)位論文,是本人在導(dǎo)師的指導(dǎo)下進(jìn)行研究工作所取得的成果。盡我所知,除文中巳經(jīng)注明引用內(nèi)容和致謝的地方外,本論文不包含其他個(gè)人或集體巳經(jīng)發(fā)表的研究成果,也不包含其他巳申請(qǐng)學(xué)位或其他用途使用過的成果一同工作的同志對(duì)本研究所做的。與我貢獻(xiàn)均巳在論文中做了明確的說明并表示了謝意。若有不實(shí)之處。,本人愿意承擔(dān)相關(guān)法律責(zé)任學(xué)位論文題目:
3、lift嚷東訪I處作務(wù)此納與良後>'h?作者簽名-A年6月/o:^日期:日大連理工大學(xué)碩士學(xué)位論文摘要隨著雷達(dá)工作環(huán)境越來越復(fù)雜,雷達(dá)信號(hào)處理的功能也越來越多樣化。因此,實(shí)現(xiàn)一個(gè)功能易于重構(gòu)的雷達(dá)信號(hào)處理機(jī)以滿足不同的功能要求具有重大意義。與傳統(tǒng)的雷達(dá)信號(hào)處理設(shè)備相比,FPGA(FieldProgrammableGateArray)具有體積小、速度快等優(yōu)點(diǎn),且其動(dòng)態(tài)可重構(gòu)特性能夠根據(jù)需要實(shí)時(shí)改變模塊功能以適應(yīng)不同環(huán)境,提高系統(tǒng)的靈活性。本文使用Xilinx公司的多種工具,在FPGA中實(shí)現(xiàn)了可動(dòng)態(tài)重構(gòu)的雷達(dá)信號(hào)處理系統(tǒng)。首先對(duì)數(shù)字
4、下變頻、脈沖壓縮、動(dòng)目標(biāo)檢測(cè)、恒虛警檢測(cè)等信號(hào)處理模塊的原理與實(shí)現(xiàn)方法做了介紹,然后使用模型化設(shè)計(jì)工具SstemGeneratorforDSP設(shè)計(jì)了各yISE模塊,并仿真驗(yàn)證各模塊的正確性,再然后按照設(shè)計(jì)方法在硬件設(shè)計(jì)工具中實(shí)現(xiàn)-各模塊,最后利用局部動(dòng)態(tài)可重構(gòu)技術(shù)重構(gòu)其中的部分模塊,并通過在線邏輯分析儀ChipScope觀測(cè)FPGA內(nèi)部信號(hào)。經(jīng)測(cè)試,改變部分模塊功能時(shí),觀測(cè)到相應(yīng)模塊的輸出信號(hào)與預(yù)期結(jié)果一致,表明了該可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的正確性。關(guān)鍵詞:雷達(dá)信號(hào)處理;FPGA;動(dòng)態(tài)重構(gòu);模型化設(shè)計(jì)I可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)Desi
5、gnandImlementationofReconfiurableRadarSignalProcessinpggsstemyAbstractWiththeworkingenvironmentofradarbecomesmoreandmorecomplex,thefunctionsofradarsignalrocessingbecomemoreandmorediverse.Thereforeitissinificanttop,gimplementaradarsignalrocessinsstemwhic
6、hcanbereconfiuredtomeetindifferentpgyggreuirements.ComaredwithtraditionararsinlinitsFPGAieldqpldagaprocessgequpmen,(FProgrammableGateArrayissmallerandfaster.Inaddition,FPGAcanbereconfigured)m-dynaicallinruntimetoadoptancomlexenvironmentwhichcanimrovethefle
7、xibilityyp,pyofoutradarsystem.WithavarietysoftwaretoolsrovidedbXilinxIncaradarsinalrocessinsstempy,gpgywhichcanbereconfigureddynamicallyisimplementedinthispaper.Firstly,thispap