基于fpga的誤碼率測試

基于fpga的誤碼率測試

ID:11272673

大?。?57.67 KB

頁數(shù):24頁

時間:2018-07-11

基于fpga的誤碼率測試_第1頁
基于fpga的誤碼率測試_第2頁
基于fpga的誤碼率測試_第3頁
基于fpga的誤碼率測試_第4頁
基于fpga的誤碼率測試_第5頁
資源描述:

《基于fpga的誤碼率測試》由會員上傳分享,免費在線閱讀,更多相關內(nèi)容在行業(yè)資料-天天文庫。

1、題目:基于FPGA的誤碼率測試24目錄一設計內(nèi)容及任務...................................................31.1設計內(nèi)容....................................................31.2設計任務....................................................3二設計方案..........................................................42.1方案猜想..

2、..................................................42.2系統(tǒng)整體方案設計............................................4三系統(tǒng)硬件調(diào)試......................................................43.1系統(tǒng)硬件的整體設計框圖.......................................43.2FLEX10K最小系統(tǒng)...................................

3、..........53.3單片機最小系統(tǒng)...............................................73.4并行接口電路.................................................73.5顯示電路.....................................................83.6復位電路.....................................................9四系統(tǒng)軟件設計...............

4、.......................................104.1發(fā)送模塊.....................................................104.1.1M碼產(chǎn)生模塊................................................104.1.2誤碼插入模塊...............................................124.2接收模塊.........................................

5、............124.2.1偽隨機碼同步模塊...........................................124.2.2誤碼統(tǒng)計模塊...............................................134.3單片機模塊...................................................14五系統(tǒng)調(diào)試...........................................................15六課程設計總結......

6、.................................................16參考文獻.............................................................17附錄.................................................................1824一、設計內(nèi)容及任務1.1設計內(nèi)容誤碼率=接收出現(xiàn)差錯的比特數(shù)/總的發(fā)送的比特數(shù)實現(xiàn)一個誤碼率測試電路,在數(shù)字通信中,必須在數(shù)字信號序列中插入標示碼元起始位置的同步碼元

7、,否則接收端將無法識別連接數(shù)字序列中每一個字符或每一幀的起始碼元位置。對于接收端來說,信息序列是隨機的,不可預知的,但幀同步碼元則是已知的,所以可以通過檢測幀同步碼的錯碼情況來確定整個系統(tǒng)的誤碼率。1.2設計任務本系統(tǒng)的核心單元是誤碼率測試電路,無碼測試主要是檢測同步頭的無碼個數(shù),這部分用FPGA來實現(xiàn),要求數(shù)據(jù)的速率為19.2MB/S,同步頭為7個128位的偽隨機碼。測試完畢,將誤碼個數(shù)與總的比特數(shù)送往CPU進行處理,計算誤碼率,最后把測試結果送往數(shù)碼管輸出顯示。誤碼率測試電路擴展并行口CPU顯示電路晶振及復位電路24二、設計方案2.1

8、設計猜想根據(jù)設計要求得出誤碼測試原理是:通過對經(jīng)過被測系統(tǒng)的序列和原序列進行逐位比較,從而得到誤碼數(shù)?;驹砣鐖D所示:測試碼產(chǎn)生器誤碼檢測接收設備信道發(fā)送設備2.2系統(tǒng)整體設計方案本系統(tǒng)是以

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。