六十進制計數器設計

六十進制計數器設計

ID:15606311

大小:665.01 KB

頁數:15頁

時間:2018-08-04

六十進制計數器設計_第1頁
六十進制計數器設計_第2頁
六十進制計數器設計_第3頁
六十進制計數器設計_第4頁
六十進制計數器設計_第5頁
資源描述:

《六十進制計數器設計》由會員上傳分享,免費在線閱讀,更多相關內容在行業(yè)資料-天天文庫。

1、成都理工大學工程技術學院數字電路設計報告六十進制計數器設計報告姓名:學號:班級:13電氣工程1班系別:自動化工程系指導教師:時間:2015-1-10第15頁共14頁成都理工大學工程技術學院數字電路設計報告目錄1.概述······································································21.1計數器設計目的················································31.2計數器設計組成·························

2、·······················32.六十進制計數器設計描述···········································4第15頁共14頁成都理工大學工程技術學院數字電路設計報告2.1設計的思路·······················································62.2設計的實現·······················································63.六十進制計數器的設計與仿真·····················

3、···············73.1基本電路分析設計··············································73.2計數器電路的仿真·············································104.總結········································································134.1遇到的問題及解決方法········································13第15頁共14頁

4、成都理工大學工程技術學院數字電路設計報告4.2實驗的體會與收獲···············································14u1概述計數器是一個用以實現計數功能的時序部件,它不僅可用來及脈沖數,還常用作數子系統(tǒng)的定時、分頻和執(zhí)行數字運算以及其它特定的邏輯功能。???計數器種類很多。按構成計數器中的各觸發(fā)器是否使用一個時鐘脈沖源來分,有同步計數器和異步計數器。根據計數制的不同,分為二進制計數器、十進制計數器和任意進制計數器。根據計數器的增減趨勢,又分為加法、減法和可逆計數器。還有可預制數和可變程序功能計數器

5、等等。目前,無論是TTL還是CMOS集成電路,都有品種較齊全的中規(guī)模集成計數器。使用者只要借助于器件手冊提供的功能和工作波形圖以及引出端的排列,就能正確運用這些器件。第15頁共14頁成都理工大學工程技術學院數字電路設計報告計數器在現代社會中用途中十分廣泛,在工業(yè)生產、各種和記數有關電子產品。如定時器,報警器、時鐘電路中都有廣泛用途。在配合各種顯示器件的情況下實現實時監(jiān)控,擴展更多功能。1.1計數器設計目的1)每隔1s,計數器增1;能以數字形式顯示時間。2)熟練掌握計數器的各個部分的結構。3)計數器間的級聯。4)不同芯片也可實現六十進制。1.

6、2計數器設計組成1)用兩個74ls192芯片和一個與非門實現。2)當定時器遞增到59時,定時器會自動返回到00顯示,然后繼續(xù)計時。3)本設計主要設備是兩個74LS160同步十進制計數器,并且由200HZ,5V電源供給。作高位芯片與作低芯片位之間級聯。4)兩個芯片間的級聯。u2.六十進制計數器設計描述2.1設計的思路1)芯片介紹:74LS192為加減可逆十進制計數器,CPU端是加計數器時鐘信號,CPD是減計數時鐘信號RD=1時無論時鐘脈沖狀態(tài)如何,直接完成清零功能。RD=0,LD=0時,無論時鐘脈沖狀態(tài)如何,輸入信號將立即被送入計數器的輸出端

7、,完成預置數功能。2)十進制可逆計數器74LS192引腳圖管腳及功能表第15頁共14頁成都理工大學工程技術學院數字電路設計報告1)74LS192是同步十進制可逆計數器,它具有雙時鐘輸入,并具有清除和置數等功能,其引腳排列及邏輯符號如下所示:圖5-4?74LS192的引腳排列及邏輯符號??????????????(a)引腳排列??????????????????????(b)邏輯符號圖中:為置數端,為加計數端,為減計數端,為非同步進位輸出端,?????????為非同步借位輸出端,P0、P1、P2、P3為計數器輸入端,為清除端,Q0、Q1、Q2

8、、Q3為數據輸出端。?????????????輸入????輸出MRP3P2P1P0Q3Q2Q1Q0?1?×?×?×××××0000?0?0?×?×dcbadcba?0?1??1×

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯系客服處理。