資源描述:
《《eda課程設計》word版》由會員上傳分享,免費在線閱讀,更多相關內(nèi)容在學術論文-天天文庫。
1、串入/串出移位寄存器專業(yè):應用電子技術班級:2010級(1)班課程名稱:串入/串出移位寄存器學號:201030210121__姓名:鄒小豐指導老師:齊海兵1010電氣與電子信息工程學院EDA技術實用教程課程論文目錄摘要...I1引言1.1課程設計的目的11.2課程設計的內(nèi)容12EDA、VHDL簡介2.1EDA簡介22.2VHDL22.2.3VHDL的設計流程33移位寄存器設計過程3.1設計規(guī)劃43.2各模塊工作原理及設計43.2.1移位寄存器的工作原理43.2.2串入并出(SIPO)移位寄存器的設計43.2.38位串入并出(SIPO)移位寄存器的設計54系統(tǒng)仿真4.14位串入串出(SIS
2、O)移位寄存器仿真圖分析74.28位串入串出(SISO)移位寄存器仿真圖分析75結論5.1對本設計有缺點的分析85.2結論與心得8參考文獻910電氣與電子信息工程學院EDA技術實用教程課程論文摘要系統(tǒng)使用EDA技術設計了具有移位功能的寄存器,采用硬件描述語言VHDL進行設計,然后進行編程,時序仿真等。軟件基于VHDL語言實現(xiàn)了本設計的控制功能。本設計根據(jù)移位寄存器的功能主要設計的是8位串入串出(SISO)移位寄存器。整個設計過程簡單,使用方便。功能齊全,精度高,具有一定的開發(fā)價值。關鍵詞:EDA;VHDL;移位寄存器10電氣與電子信息工程學院EDA技術實用教程課程論文1引言隨著社會的發(fā)展
3、,科學技術也在不斷的進步。特別是計算機產(chǎn)業(yè),可以說是日新月異,移位寄存器作為計算機的一個重要部件,從先前的只能做簡單的左移或右移功能的寄存器到現(xiàn)在廣泛應用的具有寄存代碼、實現(xiàn)數(shù)據(jù)的串行-并行轉(zhuǎn)換、數(shù)據(jù)運算和數(shù)據(jù)處理功能的移位寄存器。移位寄存器正在向著功能強,體積小,重量輕等方向不斷發(fā)展,本設計主要介紹的是一個基于超高速硬件描述語言VHDL對移位寄存器進行編程實現(xiàn)。近年來,集成電路和計算機應用得到了高速發(fā)展,現(xiàn)代電子設計技術已邁入一個嶄新的階段,具體表現(xiàn)在:(1)電子器件及其技術的發(fā)展將更多地趨向于為EDA服務;(2)硬件電路與軟件設計過程已高度滲透;(3)電子設計技術將歸結為更加標準、規(guī)
4、范的EDA工具和硬件描述語言HDL的運用;(4)數(shù)字系統(tǒng)的芯片化實現(xiàn)手段已成主流。因此利用計算機和大規(guī)模復雜可編程邏輯器件進行現(xiàn)代電子系統(tǒng)設計已成為電子工程類技術人員必不可少的基本技能之一。1.1課程設計的目的在計算機中常要求寄存器有移位功能。如在進行乘法時,要求將部分積右移;在將并行傳送的數(shù)轉(zhuǎn)換成串行數(shù)時也需要移位。因此,移位寄存器的設計是必要的。本次設計的目的就是利用計算機組成原理中移位寄存器的相關知識,根據(jù)實驗內(nèi)容中介紹的4位串入/串出移位寄存器的設計方法,設計一個8位串入/串出移位寄存器。并且通過這次的課程設計要更加深入的了解移位寄存器的功能。了解EDA技術,并掌握VHDL硬件描
5、述語言的設計方法和思想,通過學習的VHDL語言結合計算機組成原理中的相關知識理論聯(lián)系實際,掌握所學的課程知識。通過對移位寄存器的設計,鞏固和綜合運用所學知識,提高對計算機組成原理的理解。1.2課程設計的內(nèi)容本課程設計是關于移位寄存器的設計,它不僅具有存儲代碼的功能,而且還有左移、右移、并行輸入及保持等功能。在這里我們將通過一個4位串入/串出移位寄存器設計過程來介紹如何設計8位串入/串出移位寄存器。所謂的串入/串出移位寄存器,即輸入的數(shù)據(jù)是一個接著一個依序地進入,輸出時一個接著一個依序地送出。10電氣與電子信息工程學院EDA技術實用教程課程論文2EDA、VHDL簡介2.1EDA簡介EDA【
6、1】是電子設計自動化(ElectronicDesignAutomation)的縮寫,在20世紀90年代初從計算機輔助設計(CAD)、計算機輔助制造(CAM)、計算機輔助測試(CAT)和計算機輔助工程(CAE)的概念發(fā)展而來的。EDA技術就是以計算機為工具,設計者在EDA軟件【2】平臺上,用硬件描述語言HDL完成設計文件,然后由計算機自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對于特定目標芯片的適配編譯、邏輯映射和編程下載等工作。EDA技術的出現(xiàn),極大地提高了電路設計的效率和可*性,減輕了設計者的勞動強度。2.2VHDL2.2.1VHDL的簡介VHDL【3】(Very
7、-High-SpeedIntegratedCircuitHardwareDescriptionLanguage),翻譯成中文就是超高速集成電路硬件描述語言。因此它的應用主要是應用在數(shù)字電路的設計中。誕生于1982年。自IEEE公布了VHDL的標準版本,IEEE-1076(簡稱87版)之后,各EDA公司相繼推出了自己的VHDL設計環(huán)境,或宣布自己的設計工具可以和VHDL接口。此后VHDL在電子設計領域得到了廣泛的接受,并逐步取代了原有