《quartusii實驗》ppt課件

《quartusii實驗》ppt課件

ID:27098984

大?。?.85 MB

頁數(shù):54頁

時間:2018-12-01

《quartusii實驗》ppt課件_第1頁
《quartusii實驗》ppt課件_第2頁
《quartusii實驗》ppt課件_第3頁
《quartusii實驗》ppt課件_第4頁
《quartusii實驗》ppt課件_第5頁
資源描述:

《《quartusii實驗》ppt課件》由會員上傳分享,免費在線閱讀,更多相關內(nèi)容在教育資源-天天文庫。

1、AlteraQuartusII軟件操作指南文本輸入設計是一種常用的數(shù)字系統(tǒng)設計方式,大型設計中一般都采用此種設計方法。此方法的特點是易于使用自頂向下的設計方法、易于模塊劃分和復用、移植性強、通用性好、設計不因芯片工藝和結構的改變而變化、利于向ASIC的移植。文本輸入設計方法基本步驟包括設計輸入、項目編譯和仿真驗證。QuartusⅡ文本輸入設計方法一、新建工程雙擊QuartusII軟件啟動坐標,即可啟動QuartusII軟件,啟動界面如下:新建一個項目時,點擊file->newprojectwiz

2、ard…,出現(xiàn)以下一個對話框:點擊進入下一界面在上頁的對話框中,第一行是需要你指定項目保存的路徑,支持含中文字符的路徑,第二行是需要你為這個項目取一個名稱,第三行是需要你為這個項目的頂層實體取個名字,這三個設定好后,點擊“next”,出現(xiàn)下面一個界面:在上頁的界面中,你可以添加已經(jīng)寫好的程序模塊,實現(xiàn)模塊共享,如果需要添加直接點擊“Add”按鈕就可以了,如果不需要直接點擊“next”,出現(xiàn)這個界面:選擇芯片點擊進入下一界面點擊完成選擇VHDLFILE點擊進入編輯界面輸入文本文件保存文件,注意保存

3、的文件名要和文本的實體名一致啟動編譯編譯成功修改所有編譯中出現(xiàn)的錯誤;編譯中出現(xiàn)的警告一般可以忽略。仿真仿真分:功能仿真、時序仿真。建立仿真文件設置仿真結束時間設置仿真結束時間為100US設置仿真時間區(qū)域,并進行波形文件存盤(選擇File中的Saveas)在空白處雙擊鼠標左鍵選擇”NODEFINDER”點擊”LIST”選擇需要的信號接下來分別對各輸入端口進行設置,完成之后,單擊保存文件按鈕進行保存。:在波形文件中添加注釋;:修改信號的波形值,把選定區(qū)域的波形更改成原值的相反值;:放大,縮小波形;

4、:全屏顯示波形文件;:在波形文件信號欄中查找信號名,可以快捷地找到待觀察信號;:將信號欄中的名稱用另一個名稱代替;:為選定的信號賦予未初始化狀態(tài);:為選定的信號賦予不定狀態(tài);:為選定的信號賦予0值;:為選定的信號賦予1值;:為選定的信號賦予高阻狀態(tài);:為選定的信號賦予弱信號;:為選定的信號賦予低電平;:為選定的信號賦予高電平;:為選定的信號不進行賦值;:為選定的信號賦原值的相反值;:專門設置時鐘信號;:把選定的信號用一個時鐘信號或是周期性信號來代替;:為總線信號賦值;:為選定的信號隨機賦值;保存

5、好文件,默認文件名單擊“assignments”菜單下的“settings”令,在彈出的“settings”對話框中進行設置。如上圖,單擊左側標題欄中的“simulatorsettings”選項后,在右側的“simulatormode”下拉菜單中選擇“functional”選項即可,單擊“ok”按鈕后完成設置。設置完成后需要生成功能仿真網(wǎng)絡表。單擊“processing”菜單下的“generatefunctionalsimulationnetlist”命令后自動創(chuàng)建功能仿真網(wǎng)絡表,如下圖所示,完

6、成后彈出相應的提示框,單擊“確定”按鈕即可。啟動仿真仿真結果管腳分配重新編譯下載至芯片管腳鎖定:當一個項目的頂層實體設計完成后,就可以進行管腳鎖定和約束。鎖定前先進行一些設置:Assignment→Device器件與管腳選項→Device&Pin…將未使用的管腳設置:inputtri-stated(輸入三態(tài))還可以進行配置芯片的設置;IO管腳電壓規(guī)格的設置,等等管腳鎖定:Assignment→PinPlanner項目實體定義的IO端口與芯片管腳的對應關系:取決于所選的實驗模式實驗連接關系詳見:實

7、驗箱使用手冊管腳鎖定方法:選中nodename欄下的Cin,拖到芯片管腳處上圖為實驗2的芯片管腳分配開始重新編譯項目(因為管腳已分配)下載:Tools→ProgrammerUSB-Blaster(USB-0)USB-BlasterLocalUSB-0選擇下載工具HardwareSetup選擇USB-Blaster(USB-0)USB-Blaster(USB-0)下載采用JTAG模式下載打上釣指定下載文件(*.sot)相關實驗1-1.應用QuartusII完成基本組合電路設計(1)實驗目的:熟悉Q

8、uartusⅡ的VHDL文本設計流程全過程,學習簡單組合電路的設計和仿真。(2)實驗內(nèi)容:利用QuartusⅡ完成3-8譯碼器的文本編輯輸入(decoder_3_8.vhd)和仿真測試,給出仿真波形。(3)實驗報告:根據(jù)以上的實驗內(nèi)容寫出實驗報告,包括實驗目的、實驗步驟、程序設計、軟件編譯和仿真分析,給出仿真波形圖及其程序分析報告。實驗1.1組合電路的設計libraryieee;useieee.std_logic_1164.all;entitydecoder_3_8isport(keyin:in

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。