基于fpgausb設(shè)備接口設(shè)計(jì)論文

基于fpgausb設(shè)備接口設(shè)計(jì)論文

ID:32734151

大?。?3.46 MB

頁數(shù):65頁

時(shí)間:2019-02-15

基于fpgausb設(shè)備接口設(shè)計(jì)論文_第1頁
基于fpgausb設(shè)備接口設(shè)計(jì)論文_第2頁
基于fpgausb設(shè)備接口設(shè)計(jì)論文_第3頁
基于fpgausb設(shè)備接口設(shè)計(jì)論文_第4頁
基于fpgausb設(shè)備接口設(shè)計(jì)論文_第5頁
資源描述:

《基于fpgausb設(shè)備接口設(shè)計(jì)論文》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫

1、西南交通大學(xué)碩士研究生學(xué)位論文第l頁摘要目前,USB接口特點(diǎn)眾多,比如傳輸速率快、即插即用、靈活性高、成本低、簡便易用等特點(diǎn),USB接口越來越受消費(fèi)者、研究者的青睞,它的研究投入也就隨之增加,如此USB接口得到了迅猛的發(fā)展,設(shè)備的數(shù)量和種類隨之極巨增長。據(jù)專業(yè)機(jī)構(gòu)報(bào)導(dǎo),2010年USB電子產(chǎn)品年發(fā)貨量就從2005年的13億增至27.9億。所以本論文的研究具有很大的市場價(jià)值以及廣泛的應(yīng)用前景。本論文通過對USB協(xié)議規(guī)范的研究,并參照CypressSemiconductor的EZ--USBFX2系列CY7C68013的結(jié)構(gòu),設(shè)計(jì)了一種能

2、同時(shí)支持全速和高速數(shù)據(jù)傳輸?shù)腢SB2.0設(shè)備接口,并進(jìn)行了FPGA的驗(yàn)證和測試。本論文做了如下主要工作:首先,從多方面對USB2.0體系結(jié)構(gòu)和USB2.0通信協(xié)議做較為詳細(xì)的分析,其主要內(nèi)容有體系結(jié)構(gòu)、物理接口特性、數(shù)據(jù)通信流及協(xié)議規(guī)范等。其次,對FPGA的設(shè)計(jì)流程進(jìn)行了研究,簡要介紹了本論文開發(fā)芯片的設(shè)計(jì)流程以及使用的開發(fā)軟件。接著,參照CY7C68013的結(jié)構(gòu)基礎(chǔ),從PHY模塊、UTMI模塊、協(xié)議層PL模塊、控制和狀態(tài)寄存器模塊、存儲器和仲裁器模塊對論文所設(shè)計(jì)的USB2.0設(shè)備接口進(jìn)行了詳細(xì)的描述。最后,使用Xilinx的ISE

3、軟件,對各個模塊進(jìn)行VerilogHDL語言描述,并編寫各個模塊的testbench,使用第三方的ModelSim仿真軟件進(jìn)行功能仿真,仿真結(jié)果表明該設(shè)備接口系統(tǒng)設(shè)計(jì)邏輯完整、時(shí)序正確能夠?qū)崿F(xiàn)與主機(jī)的數(shù)據(jù)通信,得到了比較好的效果,驗(yàn)證了該設(shè)計(jì)方案的可行性。關(guān)鍵詞:FPGA;USB設(shè)備接口;VerilogHDL西南交通大學(xué)碩士研究生學(xué)位論文第1l頁AbstractCurrently,therearemanyexcellentfeaturesinUSBinterface,likefasttransmission,flexible,low

4、cost,easytouse,ctc.Withtheincreasingnumberofconsumers,theinvestmentofresearchinUSBtechnologyisalsogrowing.Itmakesthistechnologydevelopedrapidlyandmoreequipmentswiththisinterfacehaveappeared.Accordingtothesurvey,thenumberofUSBelectricproductshasreachedto27.9hundredmilli

5、onin2010from13hundredmillionin2005.Therefore,thisresearchisofgreatvalueinmarketandhasabroadappropriateprospect.ThisarticleresearchestheUSBprotocol,accordingtoachipCY7C68013madeinCypressSemiconductorcompany,designedainterfacewithUSB2.0supportingbothfull·-speedandhigh·-s

6、peedmodeltotransportdata,finallyitistestedandverifiedthroughFPGA.Firstly,structureandprotocolofUSB2.0isanalyzedindetailfrommanyangles,includingsystemstructure,propertiesofphysicsinterface,datatrafficflow,protocolspecificationsandSOon.Secondly,designingprocessofFPGAisre

7、search.ed.ThewayofUsingofdevelopingchipandsoftwareissummarized.Andthen,referringtothe‘basicconstructionofchipCY7C68013,thedesignofUSB2.0interfaceisdescribedfromPHYmodule,UTMImodule,protocollayerPLmodule,controllingandstatusregistermodule,memoryunitandmoderatormodule.Fi

8、nally,ISEso,warewhichisdesignedbyXilinxcompanyisused,andallkindsofmodulesaredescribedbyVerilogHDLlanguage,alsothetest

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時(shí)可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時(shí)聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。