資源描述:
《賽靈思 ise 12設(shè)計套件》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。
1、ISE12設(shè)計套件常見問題解答螞羆芅芃薈羅羅蒈蒄羄肇芁螃羄腿蕆蠆肅節(jié)艿薅肂羈蒅蒁肁肄羋蝿肀芆蒃螅聿莈莆蟻肈肈薁薇蚅膀莄蒃蚄節(jié)薀螂蚃羂莂蚈螂肄薈薄螁膇莁蒀螁荿膄衿螀聿葿螅蝿膁節(jié)蟻螈芃蕆薇螇羃芀蒃螆肅蒆螁裊膈羋蚇裊芀蒄薃襖羀芇蕿袃膂薂蒅袂芄蒞螄袁羄薁蝕袀肆莃薆衿膈蕿蒂罿芁莂螀羈羀膄蚆羇膃莀螞羆芅芃薈羅羅蒈蒄羄肇芁螃羄腿蕆蠆肅節(jié)艿薅肂羈蒅蒁肁肄羋蝿肀芆蒃螅聿莈莆蟻肈肈薁薇蚅膀莄蒃蚄節(jié)薀螂蚃羂莂蚈螂肄薈薄螁膇莁蒀螁荿膄衿螀聿葿螅蝿膁節(jié)蟻螈芃蕆薇螇羃芀蒃螆肅蒆螁裊膈羋蚇裊芀蒄薃襖羀芇蕿袃膂薂蒅袂芄蒞螄袁羄薁蝕袀肆莃薆衿膈蕿蒂罿芁莂螀羈羀膄
2、蚆羇膃莀螞羆芅芃薈羅羅蒈蒄羄肇芁螃羄腿蕆蠆肅節(jié)艿薅肂羈蒅蒁肁肄羋蝿肀芆蒃螅聿莈莆蟻肈肈薁薇蚅膀莄蒃蚄節(jié)薀螂蚃羂莂蚈螂肄薈薄螁膇莁蒀螁荿膄衿螀聿葿螅蝿膁節(jié)蟻螈芃蕆薇螇羃芀蒃螆肅蒆螁裊膈羋蚇裊芀蒄薃襖羀芇蕿袃膂薂蒅袂芄蒞螄袁羄薁蝕袀肆莃薆衿膈蕿蒂罿芁莂螀羈羀膄蚆羇膃莀螞羆芅芃薈羅羅蒈蒄羄肇芁螃羄腿蕆蠆肅節(jié)艿薅肂羈蒅蒁肁肄羋蝿肀芆蒃螅聿莈莆蟻肈肈薁薇蚅膀莄蒃蚄節(jié)薀螂蚃羂莂蚈螂肄薈薄螁膇莁蒀螁荿膄衿賽靈思ISE12設(shè)計套件常見問題(2010年5月4日前請勿發(fā)布)賽靈思ISE12設(shè)計套件利用智能時鐘門控技術(shù)將動態(tài)功耗降低30%1)賽靈思今
3、天要宣布什么消息?ISE?12設(shè)計套件不僅實現(xiàn)了功耗與成本的突破性優(yōu)化,而且為邏輯、嵌入式、DSP和系統(tǒng)設(shè)計人員帶來了更高的設(shè)計生產(chǎn)力。2)新版ISE設(shè)計套件與前版有什么區(qū)別?ISE設(shè)計套件首次提供了“智能”時鐘門控技術(shù),可將動態(tài)功耗降低多達30%。針對加密、數(shù)據(jù)路徑和計算密集型設(shè)計,甚至還能進一步降低功耗。新套件還提供了基于時序的高級設(shè)計保存功能、符合AMBA4AXI4規(guī)范的即插即用設(shè)計IP支持,以及具備第四代部分重配置功能的直觀設(shè)計流程,可將系統(tǒng)成本降低30%以上,滿足有線電信應(yīng)用的需求。3)ISE12設(shè)計套件推出的主要推動
4、因素有哪些?降低新一代電子產(chǎn)品系統(tǒng)成本,降低功耗,同時提升性能,這是各種應(yīng)用及市場領(lǐng)域提出的普遍需求,正是這些需求推動ISE12設(shè)計套件應(yīng)運而生。ISE12設(shè)計套件使設(shè)計人員能夠通過功耗和成本方面的軟件創(chuàng)新平衡上述需求,并最大限度地發(fā)揮Virtex?-6和Spartan?-6器件的功能,同時大大提高整體設(shè)計生產(chǎn)力。4)“智能”時鐘門控技術(shù)的功耗優(yōu)化優(yōu)勢有哪些?其工作原理是什么?智能時鐘門控是降低數(shù)字設(shè)計動態(tài)功耗的有效優(yōu)化技術(shù),可自動檢測并通過精細粒度(邏輯切片)優(yōu)化功能中止不必要的轉(zhuǎn)換。利用我們正在獨特的算法對設(shè)計進行分析,以檢
5、測轉(zhuǎn)換時不改變下游邏輯和互聯(lián)的順序元件。系統(tǒng)會在各個邏輯切片中生成“本地時鐘啟用”,自動關(guān)閉不必要的活動,而避免關(guān)閉整個時鐘網(wǎng)絡(luò)。這些優(yōu)化措施不會改變現(xiàn)有的邏輯,僅添加最少的邏輯和網(wǎng)絡(luò)元件連接到時鐘啟用(平均增加約2%的LUT)。5)賽靈思的智能時鐘門控技術(shù)能否支持第三方綜合工具的映射?綜合工具能自動轉(zhuǎn)換ASIC中常用的門控時鐘結(jié)構(gòu),從而映射至賽靈思器件中的時鐘啟用,同時還能使用全局布線資源。賽靈思的智能時鐘門控技術(shù)簡化了帶門控時鐘的ASIC代碼移植到FPGA的工作,但它不會分析轉(zhuǎn)換后的代碼,以檢測轉(zhuǎn)換時不改變下游邏輯和互聯(lián)的順
6、序元件。4ISE12設(shè)計套件常見問題解答1)新版ISE對部分重配置流程做出了哪些變動?部分重配置技術(shù)現(xiàn)采用直觀的界面,以及與標(biāo)準(zhǔn)ISE設(shè)計流程緊密結(jié)合的簡化設(shè)計方法,其易用性得到進一步提升。ISE12套件還為第四代動態(tài)重配置(也稱作“按需”或“即時”重配置)功能提供了設(shè)計支持,通過讓多種高級應(yīng)用集成于盡可能小型化的Virtex-6器件上,可大幅降低系統(tǒng)成本與功耗。2)賽靈思為什么選擇AMBA4AXI4協(xié)議來進行IP互聯(lián)標(biāo)準(zhǔn)化?它是如何支持賽靈思FPGA的即插即用設(shè)計的?AMBA4AXI4規(guī)范定義了一系列的性能增強型互聯(lián)接口,這些
7、接口采用針對應(yīng)用類型優(yōu)化的多種不同總線。通過在統(tǒng)一開放式互聯(lián)協(xié)議上進行標(biāo)準(zhǔn)化,使設(shè)計人員能夠更輕松地在設(shè)計方案中集成賽靈思及第三方供應(yīng)商提供的IP,實現(xiàn)最新一代系列器件上的即插即用互操作性。這種經(jīng)過優(yōu)化的互聯(lián)基礎(chǔ)架構(gòu)不僅為賽靈思FPGA提供了符合AXI4規(guī)范的更廣闊的IP生態(tài)系統(tǒng),而且還為2010年秋季開始啟用賽靈思目標(biāo)設(shè)計平臺開發(fā)支持AXI4的系統(tǒng)奠定了基礎(chǔ)。3)AMBA4AXI4規(guī)范是否為了與FPGA協(xié)同使用經(jīng)過了優(yōu)化?是的。為高效映射于FPGA架構(gòu),賽靈思與ARM共同定義了AXI4、AXI4-Lite和AXI4-Strea
8、m規(guī)范。這進一步提升了我們最新系列器件的系統(tǒng)性能。4)ISE12采用了哪些新特性支持設(shè)計保存?ISE12設(shè)計套件的高級設(shè)計保存功能,使設(shè)計人員能通過可重復(fù)使用的時序結(jié)果快速實現(xiàn)設(shè)計時序收斂。設(shè)計人員不僅能將設(shè)計方案分區(qū),集中精力滿足關(guān)鍵模塊所需的時序功能,而且還