基于-cpld數(shù)字電壓表參考

基于-cpld數(shù)字電壓表參考

ID:33958347

大?。?76.50 KB

頁數(shù):27頁

時(shí)間:2019-03-02

基于-cpld數(shù)字電壓表參考_第1頁
基于-cpld數(shù)字電壓表參考_第2頁
基于-cpld數(shù)字電壓表參考_第3頁
基于-cpld數(shù)字電壓表參考_第4頁
基于-cpld數(shù)字電壓表參考_第5頁
資源描述:

《基于-cpld數(shù)字電壓表參考》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。

1、.摘要本論文介紹了應(yīng)用硬件描述語言(VHDL)來進(jìn)行數(shù)字電壓表的設(shè)計(jì)過程。主要介紹了使用它來設(shè)計(jì)數(shù)字系統(tǒng)硬件電路的方法。使設(shè)計(jì)人員擺脫傳統(tǒng)得人工設(shè)計(jì)方法的框框,使數(shù)字系統(tǒng)設(shè)計(jì)的水平上升到一個(gè)新階段。VHDL語言是一種面向設(shè)計(jì)的多層次、多領(lǐng)域且得到一致認(rèn)同的標(biāo)準(zhǔn)硬件描述語言。它具有兩大優(yōu)點(diǎn):1.支持自上而下的TTD設(shè)計(jì)。它直接面向用戶,從系統(tǒng)的總體要求出發(fā),根據(jù)電路系統(tǒng)的行為和功能要求,自上到下逐層的完成了相應(yīng)的設(shè)計(jì)描述、綜合與優(yōu)化、模擬與驗(yàn)證,直到最終生成器件,從而完成系統(tǒng)的整體設(shè)計(jì)。2.大大縮短了邏輯電路的設(shè)計(jì)周期。論文詳細(xì)

2、介紹了(A/D轉(zhuǎn)換器、二—十進(jìn)制的轉(zhuǎn)換、十進(jìn)制—BCD碼的轉(zhuǎn)換、多路數(shù)據(jù)選擇器、數(shù)碼管的顯示等程序設(shè)計(jì)),為使系統(tǒng)設(shè)計(jì)的更加科學(xué)合理,并在編程之后,對主要參數(shù)進(jìn)行了詳細(xì)得計(jì)算;論文還介紹了使用MAXPLUSII軟件,另外還附了異步加法器。在論文最后還附有參考文獻(xiàn)、外文資料,及譯文。關(guān)鍵詞:硬件描述語言(VHDL)、模數(shù)轉(zhuǎn)換(A/D)、MAXPLUSII、復(fù)雜可編程控制器件(CPLD)AbstractUsingahardwaredescriptionlanguage—VHDLtodesignavoltagewatch,isint

3、roducedinthispaper.Emphatically,themethodwhichwemakeuseofVHDLtodesigningrestrictions,andwillmakeanepochinthedesignofdigitalsystemswhichwillattainahigherlevel....VHDLisahardwaredeseriptionlanguagethatfacesdesign,andappropbatedbygeneralconsensus.Therearetwoadvantageou

4、sfactorsinusingVHDL:1.SupportingsuperincumbentTTDdesign.VHDLfacesusersdirectly,anduserscandesignfromtheentirerequestaccordingtotheactionandfunctionofcircuitsystems.UsingVHDL,theusercangraduallyaccomplishthetaskbysteps,startingfromthedesign’sdescription,thensynthesis

5、andoptimization、simulationandtest,tillcreatinglogicelementsfinally.Ultimately,theentiredesigniscompleted.2.Cutingtheperiodofthedesignshortgreatly.Thepaperintroduces(A/DZHUANHUANQI、SHI—BCD碼的轉(zhuǎn)換、多路數(shù)據(jù)選擇器、數(shù)碼管的顯示)indetail.AndalsointroducestheapplicationofsoftwareMAXPLUS2.

6、inaddition,asynchronousadderisappendedinthepaper.Andattherearofthispaper,referenceliterature,foreignlanguagefilesandtranslationareadded.Inordertomakethedesignmorereasonable,wecomputethemainparametersindetailaftertheprocedure.KeyWords:VHSICHardwareDescriptionLanguage

7、ModelDigitalConvertOrganonMultipleawaymatrixandprogrammablelogicusersystemComplexProgrammableLogicDevice...目錄第1章引言……………………………………………………………(4)第2章CPLD的概述……………………………………………………(5)2.1可編程邏輯器件的發(fā)展歷程…………………………………(5)2.2FPGA/CPLD技術(shù)………………………………………………(5)2.3MAX+PLUSII介紹………………………………

8、………………(7)第3章數(shù)字電壓表的設(shè)計(jì)與實(shí)現(xiàn)……………………………………(9)3.1數(shù)字電壓表的簡單介紹………………………………………(9)3.2各部分元件的設(shè)計(jì)……………………………………………(10)3.2.1模/數(shù)(A/D)轉(zhuǎn)換器………………………………………(10)

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時(shí)聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。