開關(guān)電源PCBlayout與電容電感設(shè)計1

開關(guān)電源PCBlayout與電容電感設(shè)計1

ID:39629583

大?。?.21 MB

頁數(shù):36頁

時間:2019-07-07

開關(guān)電源PCBlayout與電容電感設(shè)計1_第1頁
開關(guān)電源PCBlayout與電容電感設(shè)計1_第2頁
開關(guān)電源PCBlayout與電容電感設(shè)計1_第3頁
開關(guān)電源PCBlayout與電容電感設(shè)計1_第4頁
開關(guān)電源PCBlayout與電容電感設(shè)計1_第5頁
資源描述:

《開關(guān)電源PCBlayout與電容電感設(shè)計1》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。

1、MPSShanghaiOfficeJuly2006PowerSupplyPCBLayout/OutputCapacitorDesignPartI.PCBLayoutGuidelinesTenSimpleRules電容模型當(dāng)電容器工作頻率在f0以下時:當(dāng)電容器工作頻率在f0以上時:當(dāng)電容器工作頻率接近f0時:諧振頻率:電容參數(shù)封裝典型電感值(nH)瓷片電容06030.808051.012061.212101.0鉭電容08051.612062.214112.324122.8電解電容表面貼6.8引腳>10電容ESRESL10uF/10V瓷片4m?1.25nH100uF/10V鉭46m?3nH47

2、0uF/10V電解100m?15nH電容并聯(lián)高頻特性電源步板基本要點(diǎn)之一:旁路瓷片電容的電容量不易太大,而它的寄生串聯(lián)電感量應(yīng)該盡量減小。多個電容并聯(lián)能改善單個電容的阻抗特性。最小容量的瓷片電容應(yīng)最靠近負(fù)載。電感模型L:電感值EPR:等效并聯(lián)電阻Cp:等效并聯(lián)電感Ac:電流環(huán)路截面結(jié)Lm:電流環(huán)路周長電感特性電感特性電源步板基本要點(diǎn)之二:電感的寄生串聯(lián)電容量應(yīng)該盡量減小。電感引腳之間的距離越遠(yuǎn)越好。鏡象面概念電源步板基本要點(diǎn)之三:避免在地層上放置任何功率或信號走線。高頻交流電流環(huán)路電源步版基本要點(diǎn)之四:高頻交流環(huán)路的面積應(yīng)該盡量減小。過孔(VIA)的例子電源步版基本要點(diǎn)之五:過孔放置不應(yīng)破

3、壞高頻交流電流在地層上路徑。PCB板層分割電源步版基本要點(diǎn)之六:摸擬電源層與數(shù)字地層不應(yīng)有重疊。信號層應(yīng)有相應(yīng)的地層。降壓式(BUCK)電源:功率部分電流和電壓波形降壓式電源排版差的例子電路等效圖MinimizeTheseInductancesPCBTrace-Via電感估算PCBTrace長1inch(2.54cm),PCB層厚0.1mmPCBTrace約為20nH/inchVia高1.6mmVia直經(jīng)0.5mmVia約為0.6nH/Via電源步版基本要點(diǎn)之七:要減小PCB走線的電感,減小PCB走線長度要減?。校茫逻^孔的電感,放置多個過孔PCBTrace-Via電感估算電源步版基本要點(diǎn)之

4、八:SW焊盤面積要盡量小。SW焊盤下不要走信號線。SW焊盤與信號線之間需電源層或地層隔離。焊盤(PAD)和旁路電容的放置焊盤旁路電容降壓式電源排版的例子電源排版基本要點(diǎn)之九:功率器件所組成的電流環(huán)路面積要小。降壓式電源排版的例子電源排版基本要點(diǎn)之十:功率器件接功率地信號器件接信號地功率地與信號地單點(diǎn)連接(一根很短導(dǎo)線或一個或多個過孔)PartII.OutputCapacitorDesignRippleVoltageAnalysis高頻輸出瓷片電容特性Y5V電容值隨工作電壓而變化大Y5VESR值隨工作電壓而變化大Y5V電容值隨溫度而變化大高頻輸出瓷片電容特性10uF/10VY5V與1uF/1

5、0VX7R性能相差不大輸出濾波電容電路分析四顆1500μF,80m?電解電容并聯(lián)后電容值是6000μF,ESR是20m?電感紋波電流(ΔIL)為4.2A,輸出紋波電壓84mV(80x4.2/4)能不能并聯(lián)一個或多個瓷片電容來減小輸出電壓紋波值?運(yùn)用直流電路分析方式:PSPICEAC模擬(圖A)瞬態(tài)模擬(圖B)不能將輸出電容的阻抗簡單地轉(zhuǎn)換成ESR來進(jìn)行電路分析輸出濾波電容電路分析輸出濾波電容電路分析C1和C2的阻抗為:并聯(lián)后的CEQ和REQ為:輸出濾波電容電路分析當(dāng)C1=C2和R1=R2,CEQ和REQ才與頻率無關(guān)。此時:如有n顆同一電容并聯(lián),并聯(lián)后的CEQ和REQ為:重新分析由四顆150

6、0μF電解電容(C1)和一顆1μF瓷片電容(C2)所組成的輸出濾波電路:輸出濾波電容電路分析計算和模擬結(jié)果fS@300KHz1顆1μF1顆10μF2顆10μF3顆10μFZC120m?20m?20m?20m?ZC2530m?53m?27m?18m?ΔIC14.05A3.05A2.41A2.00AΔIC20.15A1.15A1.79A2.20AΔVOUT81mV61mV48mV40mVΔVOUT(PSPICE模擬)83mV63mV50mV42mV當(dāng)輸出瓷片電容由一顆增加到三顆,輸出紋波電壓值(ΔVOUT)被穩(wěn)定地控制在50mV以下。通過公式計算出來的ΔVOUT為40mV,而通過PSPICE模

7、擬計算出來的ΔVOUT是42mV。輸出濾波電容電路分析(A)四顆1500μF電解和一顆10μF瓷片并聯(lián)(B)四顆1500μF電解和二顆10μF瓷片并聯(lián)(C)四顆1500μF電解和三顆10μF瓷片并聯(lián)PSPICE模擬電路圖PartIII.InductorCapacitanceEffectonVDSLxDSL傳播速度圖ADSL/ADSL2可選用開關(guān)頻率大于1.1MHz的電源穩(wěn)壓器ADSL2+可選用開關(guān)頻率大于2.2MHz的電

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。