數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc

數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc

ID:51065329

大?。?01.00 KB

頁數(shù):7頁

時(shí)間:2020-03-09

數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc_第1頁
數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc_第2頁
數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc_第3頁
數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc_第4頁
數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc_第5頁
資源描述:

《數(shù)字電子技術(shù)-學(xué)習(xí)指南.doc》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫。

1、數(shù)字電子技術(shù)-學(xué)習(xí)指南一、單項(xiàng)選擇題1.(195)H表示()。(a)二進(jìn)制數(shù)(b)十進(jìn)制數(shù)(c)八進(jìn)制數(shù)(d)十六進(jìn)制數(shù)2.在TTL門電路中,能實(shí)現(xiàn)“線與”的門電路是()(a)與非門(b)集電極開路門(c)或非門(d)或非門3.用不同數(shù)制的數(shù)字來表示2007,位數(shù)最少的是。(a)十六進(jìn)制數(shù)(b)十進(jìn)制數(shù)(c)八進(jìn)制數(shù)(d)二進(jìn)制數(shù)4.十進(jìn)制數(shù)36轉(zhuǎn)換為十六進(jìn)制數(shù),結(jié)果為。(a)26(b)24(c)22(d)205.8421BCD碼10000111表示的十進(jìn)制數(shù)是。(a)131(b)103(c)87(d)136.A/D轉(zhuǎn)換輸

2、出的二進(jìn)制代碼位數(shù)越多,其轉(zhuǎn)換精度()(a)越高(b)越低(c)不變(d)無法確定7.下列邏輯表示式正確的是()(a)(b)(c)(d)8.下列電路中,屬于時(shí)序邏輯電路的是().(a)數(shù)據(jù)選擇器(b)編碼器(c)計(jì)數(shù)器(d)譯碼器9.由8位寄存器組成的扭環(huán)移位寄存器可以構(gòu)成進(jìn)制計(jì)數(shù)器。(a)4(b)8(c)16(d)無法確定10.555集成定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,其暫態(tài)時(shí)間tW≈________。(a)0.7RC(b)RC(c)1.1RC(d)1.4RC11.十進(jìn)制數(shù)24轉(zhuǎn)換為二進(jìn)制數(shù),結(jié)果為。(a)10100(b)10

3、010(c)01100(d)1100012.()D,。(a)275(b)629(c)2750(d)220013.三態(tài)門的第三態(tài)是。(a)低電平(b)高電平(c)高阻(d)任意電平14.具有8個(gè)觸發(fā)器的二進(jìn)制異步計(jì)數(shù)器最多可能有種狀態(tài)。(a)8(b)128(c)256(d)51215.“或非”邏輯運(yùn)算結(jié)果為“0”的條件是該或項(xiàng)的變量。(a)全部輸入“0”(b)全部輸入“1”(c)任一個(gè)輸入“0”(d)任一個(gè)輸入“1”16.當(dāng)TTL門電路輸入端對(duì)地接電阻R=10k時(shí),相當(dāng)于此端。(a)接邏輯“1”(b)接邏輯“0”(c)接0.

4、4V電壓(d)邏輯不定17.若干個(gè)三態(tài)邏輯門的輸出端連接在一起,能實(shí)現(xiàn)的邏輯功能是。(a)線與(b)無法確定(c)數(shù)據(jù)驅(qū)動(dòng)(d)分時(shí)傳送數(shù)據(jù)18.一個(gè)3輸入表決電路,只有3個(gè)輸入都為0,輸出才為1,則該電路的邏輯關(guān)系是。(a)與(b)或(c)或非(d)與非19.如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用位ADC。(a)6(b)8(c)10(d)1220.要獲得32K×8RAM,需用用4K×4的RAM片。21.195表示。(a)二進(jìn)制數(shù)(b)十進(jìn)制

5、數(shù)(c)八進(jìn)制數(shù)(d)十六進(jìn)制數(shù)22.十進(jìn)制數(shù)24轉(zhuǎn)換為二進(jìn)制數(shù),結(jié)果為。(a)10100(b)11000(c)01100(d)1001023.十進(jìn)制數(shù)89對(duì)應(yīng)的8421BCD碼為。(a)00100100(b)00011000(c)10001001(d)0010100024.十進(jìn)制數(shù)36轉(zhuǎn)換為十六進(jìn)制數(shù),結(jié)果為。(a)26(b)24(c)22(d)2025.若將一個(gè)正弦波電壓信號(hào)轉(zhuǎn)換成同頻率的矩形波,應(yīng)采用。(a)計(jì)數(shù)器(b)多諧振蕩器(c)單穩(wěn)態(tài)觸發(fā)器(d)施密特觸發(fā)器26.A/D轉(zhuǎn)換輸出的二進(jìn)制代碼位數(shù)越多,其轉(zhuǎn)換精度

6、。(a)越高(b)越低(c)不變(d)無法確定27.三態(tài)門的第三態(tài)是()。(a)低電平(b)高電平(c)高阻(d)以上都不是28.“或非”邏輯運(yùn)算結(jié)果為“0”的條件是該或項(xiàng)的變量()。(a)全部輸入“0”(b)全部輸入“1”(c)任一個(gè)輸入“0”(d)任一個(gè)輸入“1”29.兩個(gè)開關(guān)控制一盞燈,用A和B為1表示相應(yīng)開關(guān)為閉合狀態(tài),如果只有兩個(gè)開關(guān)都閉合時(shí)燈才不亮,則該電路的邏輯關(guān)系為()。(a)同或(b)或非(c)異或(d)與非30.如果,那么,=()。(a)(b)(c)(d)二、填空1.?dāng)?shù)制轉(zhuǎn)換()D。2.已知邏輯函數(shù)的反

7、函數(shù),則該函數(shù)。3.TTL與非門的開門電阻為。4.D觸發(fā)器的的特征方程為。5.已知邏輯函數(shù),該函數(shù)的最小項(xiàng)表達(dá)式為。6.一片8位DAC的最小輸出電壓增量為0.02V,當(dāng)輸入為11001011時(shí),輸出電壓UO為__________。7.組合電路的基本單元是,時(shí)序電路的基本單元是。8.輸出僅與電路的時(shí)序電路稱為Moore型電路。9.要擴(kuò)展成8K′8RAM,需用用512′4的RAM片。10.所謂組合邏輯電路是指:在任何時(shí)刻,邏輯電路的輸出狀態(tài)只取決于電路各的組合,而與電路無關(guān)。11.最基本的三種邏輯運(yùn)算是、和。12.7的8421

8、BCD碼是。13.D觸發(fā)器的的特征方程為。14.在兩個(gè)開關(guān)A和B控制一個(gè)電燈L的電路中,當(dāng)兩個(gè)開關(guān)都斷開時(shí)燈亮,則實(shí)現(xiàn)的邏輯函數(shù)式為。15.CMOS邏輯電路中,若VDD=10V,則輸出低電平UOL為,輸出高電平UOH為。16.一片8位DAC的最小輸出電壓增量為0.02V,當(dāng)輸入為11001011時(shí),輸出

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。