基于veriloghdl的浮點運算器的研究與設計

基于veriloghdl的浮點運算器的研究與設計

ID:6825339

大?。?.12 MB

頁數(shù):53頁

時間:2018-01-27

基于veriloghdl的浮點運算器的研究與設計_第1頁
基于veriloghdl的浮點運算器的研究與設計_第2頁
基于veriloghdl的浮點運算器的研究與設計_第3頁
基于veriloghdl的浮點運算器的研究與設計_第4頁
基于veriloghdl的浮點運算器的研究與設計_第5頁
資源描述:

《基于veriloghdl的浮點運算器的研究與設計》由會員上傳分享,免費在線閱讀,更多相關內容在工程資料-天天文庫

1、本科學生畢業(yè)論文(設計)題目(中文):基于VerilogHDL的浮點運算器的研究與設計(英文):TheResearchandDesignofFloating-pointArithmeticUnitsBasedontheVerilogHDL姓名學號院(系)電子工程系專業(yè)、年級電子信息工程級指導教師II湖南科技學院本科畢業(yè)論文(設計)誠信聲明本人鄭重聲明:所呈交的本科畢業(yè)論文(設計),是本人在指導老師的指導下,獨立進行研究工作所取得的成果,成果不存在知識產權爭議,除文中已經注明引用的內容外,本論文不含任何其他個人或集體已經發(fā)

2、表或撰寫過的作品成果。對本文的研究做出重要貢獻的個人和集體均已在文中以明確方式標明。本人完全意識到本聲明的法律結果由本人承擔。本科畢業(yè)論文(設計)作者簽名:年月日34畢業(yè)論文(設計)任務書課題名稱:基于VerilogHDL的浮點運算器的研究與設計學生姓名:系別:電子工程系專業(yè):電子信息工程指導教師:34湖南科技學院本科畢業(yè)論文(設計)任務書1、主題詞、關鍵詞:浮點運算器浮點數(shù)規(guī)格化VerilogHDL模塊化設計2、畢業(yè)論文(設計)內容要求:(1)熟悉浮點數(shù)運算器的結構和原理,采用硬件描述語言設計各功能模塊;(2)運用Ve

3、rilog語言編程來實現(xiàn)浮點數(shù)的加、減、乘、除法基本運算功能;(3)實現(xiàn)各運算功能模塊在QuartusⅡ9.0上的仿真波形圖;(4)分析可能存在的影響運算器速率和精度問題,修改并調試源程序;(5)研究并改進浮點運算器的運算精度和速率;(6)研究并統(tǒng)計實際結果進行驗證、分析總結。343、文獻查閱指引:[1]李澄舉.基于IEEE754浮點數(shù)的快速反碼加法器設計[J].嘉應學院,2010,6(2),4.[2]王偉.VerilogHDL程序設計與應用[M].北京:人民郵電出版社,2005:25-30.[3]周寧寧.基于FPGA技

4、術的浮點運算器的設計與實現(xiàn)[J].計算機工程與設計,2005,26(6),24.[4]劉瑞新,胡健,高明遠.VHDL語言與FPGA設計[M].機械工業(yè)出版社,2004:48-52.[5]劉紹汗,林灶生,劉新民.VHDL芯片設計[M].清華大學出版社,2004:90-95.[6]潘松,黃繼業(yè).EDA技術與VHDL[M].北京:清華大學出版社,2007:80-86.[7]喬廬峰.VerilogHDL數(shù)字系統(tǒng)設計與驗證[M].北京:電子出版社,2009:105-120.[8]王曉莉.高速流水線浮點加法器的FPGA實現(xiàn)[J].電

5、子元器件應用,2010,11(4),8.[9]梁峰,邵志標,孫海珺.43位浮點流水線乘法器的設計[J].電子器件,2010,29(4),12.[10]陳弦.運算流水線的實現(xiàn)和優(yōu)化[J].微電子學與計算機,2006,12(4),20.[11]TangTY,ChoyCS,SiuPL,etal.DesignofSelf-timedAsynchronusBooth’sMultiplier[J].IEEETransonDesignAutomationConference,2000,12(5),37.[12]NobelFW,Coox

6、PW.ElectricalPhaseShiftMultiplier[J].TheReviewOFScientificInstruments.1965,36(7),47.4、畢業(yè)論文(設計)進度安排:2012年11月:選定題目,查找資料,確定總體設計思路2012年12月:論文開題2013年2月:進行模塊分析,動手設計并綜合各模塊2013年3月:進行軟件仿真,對模塊設計不妥之處及時更正2013年4月:動筆撰寫論文初稿2013年4月下旬:修整和完善論文內容,交由指導老師評閱并最終定稿2013年5月中旬:制作PPT,完成畢業(yè)論文

7、答辯教研室意見:負責人簽名:注:本任務書一式三份,由指導教師填寫,經教研室審批后一份下達給學生,一份交指導教師,一份留系里存檔。34湖南科技學院本科畢業(yè)論文(設計)開題報告書論文(設計)題目基于VerilogHDL的浮點運算器的研究與設計作者姓名曾紅艷所屬系、專業(yè)、年級電子工程系電子信息工程專業(yè)2009年級指導教師姓名、職稱唐云講師預計字數(shù)10000開題日期2012.12.25選題的根據(jù):1)說明本選題的理論、實際意義2)綜述國內外有關本選題的研究動態(tài)和自己的見解選題的意義:隨著信息應用領域對數(shù)據(jù)運算精度要求的不斷提高和

8、數(shù)值運算范圍的不斷擴大,當今CPU設計中,對浮點運算單元的研究顯得越來越重要。運算器作為計算機數(shù)字信號處理的核心部件,是CPU的重要組成部分,它們的性能制約著整個系統(tǒng)的性能。大多數(shù)商用浮點運算庫只提供一小部分具有固定位寬和運算速度的浮點模塊,且價格較高。而在實際的工程運用中需要對運算庫進行改進以滿足實際需要。浮點數(shù)的

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現(xiàn)內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。