組成樣卷b卷答案

組成樣卷b卷答案

ID:33419338

大小:61.92 KB

頁(yè)數(shù):4頁(yè)

時(shí)間:2019-02-25

組成樣卷b卷答案_第1頁(yè)
組成樣卷b卷答案_第2頁(yè)
組成樣卷b卷答案_第3頁(yè)
組成樣卷b卷答案_第4頁(yè)
資源描述:

《組成樣卷b卷答案》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫(kù)

1、組成樣卷B卷—答案杭州電子科技大學(xué)學(xué)生考試卷(B)卷答案一.單項(xiàng)選擇題(20分,每題1分)1.D2.C3.C4.D5.C6.D7.A&D9.B10.D11.B12.D13.A14.B15.C16.C17.B18.A19.A20.D二.填空題(15分,每空1分)1.控制器中冇若干個(gè)專用寄存器,_貶寄存器用來(lái)存放指令,pc用來(lái)指出指令地址。微程序控制器中微程序存放于控存(CM)。2.半導(dǎo)體RAM通常分為SRAM和DRAM,主要區(qū)別在于:前者是用來(lái)存儲(chǔ)信息的,而后者是用極間電容來(lái)存儲(chǔ)信息的,前者與后者相比,速度快,價(jià)格高。3.從主存取出一條指令并執(zhí)

2、行完這條指令的時(shí)間,稱為指令周期。指令系統(tǒng)是指—一臺(tái)計(jì)算機(jī)中所有機(jī)器指令的集合。4.在微程序控制器中,指令譯碼器的作用是產(chǎn)生指令的微程序入口地址。5.控制器由專用寄存器、指令譯碼器、時(shí)序系統(tǒng)、操作控制器構(gòu)成,控制器的功能是取指令、分析指令、執(zhí)行指令、處理特殊請(qǐng)求和異常情況。6.微指令的格式可以分為水平型微指令和垂直型微指令,前者并行處理能力強(qiáng),但微指令字長(zhǎng)長(zhǎng),三.計(jì)算題(18分)1.(18分)設(shè)浮點(diǎn)數(shù)的格式為:階碼5位,包含一位符號(hào)位,尾數(shù)4位,包含一位符號(hào)位,階碼和尾數(shù)均川補(bǔ)碼表示,排列順序?yàn)椋弘A符(1位)階碼(4位)數(shù)符(1位)尾數(shù)(4位

3、)則按上述浮點(diǎn)數(shù)的格式:①(2分)若數(shù)Z的浮點(diǎn)數(shù)的16進(jìn)制形式為OABH,求Z的十進(jìn)制的其值。[Zb=O,01010.1011Z=().l()l1x2^=1011()Z=22②(4分)若(X)io=15/32,(Y)1()=-1.25,則求X和Y的規(guī)格化浮點(diǎn)數(shù)表示形式。X=0.01111X=0.1111x2_1【X】浮=1,11110.1111丫=一1.()1Y=-0.1010x2+1【Y】浮=(),()()()11.0110③(5分)求(要求用補(bǔ)碼計(jì)算,列出計(jì)算步驟)。④(7分)求IX*Y](要求階碼用補(bǔ)碼計(jì)算,尾數(shù)用補(bǔ)碼BOOTH算法計(jì)算

4、,列出計(jì)算過(guò)程和算式)。四.綜合設(shè)計(jì)題(47分)1.(20分)某機(jī)字長(zhǎng)8位,CPU地址總線16位,數(shù)據(jù)總線8位,存儲(chǔ)器按字節(jié)編址,CPU的控制信號(hào)線有:MREQft(存儲(chǔ)器訪問(wèn)請(qǐng)求,低電平有效),R/W#(讀寫控制,低電平為寫信號(hào),高電平為讀信號(hào))。試問(wèn):(1)(2分)若該機(jī)主存采用16KX1位的DRAH芯片(內(nèi)部為128X128陣列)構(gòu)成最大主存空間,則共需個(gè)芯片。若采用異步刷新方式,單元刷新周期為2ms,則刷新信號(hào)悵周期為mso(2)(4分)若為該機(jī)配備1KX8位的Cache,每字塊4字節(jié),采用4路組相聯(lián)映象,則主存地如屮字段塊內(nèi)地址2位

5、,字段Cache組地址6位,字段高位標(biāo)記一8一位。若主存地址為1234H,貝IJ該地址映象到的Cache的第組。(3)(4分)若CPU執(zhí)行一段時(shí)間時(shí),Cache完成存取的次數(shù)為2400次,主存完成的存取次數(shù)為10(次,已知cache的存儲(chǔ)周期為20ns,主存的存儲(chǔ)周期為100ns。則Cache/主存系統(tǒng)的平均訪問(wèn)時(shí)間為23.2或24ns,Cache/主存系統(tǒng)的效率為86.2%或83.3%,(4)(10分)若用若干個(gè)8KX4位的SRAM芯片形成24KX8位的RAM存儲(chǔ)區(qū)域,起始地址為2000H,假設(shè)SRAH芯片有CS#(片選,低電平有效)和WE

6、#(寫使能,低電平有效)信號(hào)控制端;試互岀RAM的地址范圍,并畫岀SRAM與CPU的連接圖(請(qǐng)標(biāo)明SRAM芯片個(gè)數(shù)、譯碼器的輸入輸出線、地址線、數(shù)據(jù)線、控制線及其連接)。2.(27分)設(shè)某8位計(jì)算機(jī)指令格式如下:0P(4位)SR(2位)DR(2位)ADDR/DATA/DTSP注意:除了HMT指令為單字指令外,其他指令均為雙字指令;其中,SR為源寄存器號(hào),DR為目的寄存器號(hào),指令第二字為地址、數(shù)據(jù)或偏移量。模型機(jī)結(jié)構(gòu)如圖1:(1)(9分)下面是該模型機(jī)的指令系統(tǒng)的一部分:指令助記符功能OPMOV1DR,DATADATA-*DR0000MOV2[

7、ADDR],SRSR-ADDR0001ADDDR,[[ADDR]](DR)+((ADDR))-DR1000SUBDR,[SI-ADDR](DR)一((SI)+ADDR)-DR1001JMPDISP(PC)+DISP-PC1100內(nèi)存地址的部分單元內(nèi)容如卜?:單元地址內(nèi)容單元地址內(nèi)容單元地址內(nèi)容10H80H20H01H241191H11H90H21H23H251101H12H10H22H81H26HFOH13U111123U12U27U20H若(PC)=2011,變址寄存器(ST)=10H,則此時(shí)啟動(dòng)程序執(zhí)行,問(wèn)執(zhí)行了兒條指令程序停止?寫出每條

8、指令的助記符、尋址方式、EA、操作數(shù)和執(zhí)行結(jié)果。單元地址指令碼助記符尋址方式EA操作數(shù)執(zhí)行結(jié)果20H01H21H23HMOV1R1,23H立即數(shù)23H(Rl)=23

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。