基于fpga的雷達信號處理系統(tǒng)設計new

基于fpga的雷達信號處理系統(tǒng)設計new

ID:33586163

大小:1.67 MB

頁數:61頁

時間:2019-02-27

基于fpga的雷達信號處理系統(tǒng)設計new_第1頁
基于fpga的雷達信號處理系統(tǒng)設計new_第2頁
基于fpga的雷達信號處理系統(tǒng)設計new_第3頁
基于fpga的雷達信號處理系統(tǒng)設計new_第4頁
基于fpga的雷達信號處理系統(tǒng)設計new_第5頁
資源描述:

《基于fpga的雷達信號處理系統(tǒng)設計new》由會員上傳分享,免費在線閱讀,更多相關內容在教育資源-天天文庫。

1、南京理工大學碩士學位論文基于FPGA的雷達信號處理系統(tǒng)設計姓名:梁麗申請學位級別:碩士專業(yè):信號與信息處理指導教師:朱曉華20060601碩士論文基于FPGA的雷達信號處理系統(tǒng)設計摘要雷達信號處理是雷達系統(tǒng)的重要組成部分。在數字信號處理技術飛速發(fā)展的今天,雷達信號處理中也普遍使用數字信號處理技術。而現(xiàn)場可編程門陣NIJ(FPGA)在數字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據了重要地位。針對脈壓雷達信號處理的FPGA實現(xiàn),本文在以下幾個方面展開研究:首先對幾種主要的脈沖壓縮信號進行了詳細的分析,得出了各種信號的特點

2、及其處理方式;并比較了各種方式的優(yōu)缺點。其次對幾種基本的雷達信號處理如脈沖壓縮、動目標檢N(MTD)、恒虛警@FAR)等詳細地闡述矗萁原理;列舉了各種信號處理經常采用的實現(xiàn)方法,對各種方法進行了比較研究:并針對線性調頻信號在l^ATLAB環(huán)境中對雷達回波信號處理進行仿真。接下來,在xilinxISE6.3i軟件集成環(huán)境下,通過對xiliFiX提供的免費IP核的調用,并與VHDL語言相結合,進行雷達信號處理的FPGA實現(xiàn)。關鍵詞:雷達信號處理,脈沖壓縮,動目標檢NIJ(MTD),恒虛警(CFAR),F(xiàn)PGA●碩士論文基于FPGA的雷

3、達信號處理系統(tǒng)設計ABSTRACTRadarsignalprocessingisanimportantpartofradarsystem.Nowadays,digitalsignalprocessingdevelopsrapidly.Anddistalsignalprocessingtechnologyreceivesawideapplicationinradarsi簪lalprocessing.Becauseoftheapplicationsindigitalsignalprocessing,F(xiàn)PGAhasgainedespec

4、iallyimportantstatusinradarsignalprocessing.AimattherealizationofradarsignalprocessingbyFieldProgrammableLogicGateArrays(FPGA),someworkhasbeendoneaboutthefollowingaspectsinthepaper.Firstly,analyzesomeoftheimportantpulsecompresssignals.Bycomparingthetime-domainwaveform

5、s,frequency-domainwaveformsandambiguitydiagram,wegainthecharacteristicsofdifferentsignalsandtheirprocessingmethod.What’Smore,wehaveaviewoftheadvantageanddisadvantagebetweendifferentmethods.Secondly,wediscussthetheoryofbasicradarsignalprocessingsuchaspulsecompress,Movi

6、ngTargetDetect(MAD),andConstantFalseAlarmRate(CFAR).AndWealsocomparedifferentsignalprocessingmethodforeachpart.ThenwetakeLFMsignalforexampletosimulatetheradarechowavesignalprocessinginMATLAB.Atthelast,werealizeradarsignalprocessinginFPGA,byusingtheXilinx’SfreeIPcorean

7、dVHDLlanguageinXilinxISE6.3isoftwareintegrationenvironment.Keywords:radarsignalprocessing,pulsecompress,MTD,CFAR,FPGAⅡ聲明本學位論文是我在導師的指導下取得的研究成果,盡我所知,在本學位論文中,除了加以標注和致謝的部分外,不包含其他人已經發(fā)表或公布過的研究成果,也不包含我為獲得任何教育機構的學位或學歷而使用過的材料。與我一同工作的同事對本學位論文做出的貢獻均已在論文中作了明確的讜.明。研究生簽名:—塑蕾口,年∥月27

8、t3學位論文使用授權聲明南京理工大學有權保存本學位論文的電子和紙質文檔,可以借閱或上網公布本學位論文的部分或全部內容,可以向有關部門或機構送交并授權其保存、借閱或上網公布本學位論文的部分或全部內容。對于保密論文,按保密的有關規(guī)定和程序處理。研究生簽

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現(xiàn)內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。