quartusii使用教學(xué)教程-完整實例

quartusii使用教學(xué)教程-完整實例

ID:22315590

大?。?13.50 KB

頁數(shù):11頁

時間:2018-10-28

quartusii使用教學(xué)教程-完整實例_第1頁
quartusii使用教學(xué)教程-完整實例_第2頁
quartusii使用教學(xué)教程-完整實例_第3頁
quartusii使用教學(xué)教程-完整實例_第4頁
quartusii使用教學(xué)教程-完整實例_第5頁
資源描述:

《quartusii使用教學(xué)教程-完整實例》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。

1、

2、QuartusⅡ入門教程(一個Verilog程序的編譯和功能仿真)QuartusⅡ是Altera公司推出的專業(yè)EDA工具,支持原理圖輸入、硬件描述語言的輸入等多種輸入方式。硬件描述語言的輸入方式是利用類似高級程序的設(shè)計方法來設(shè)計出數(shù)字系統(tǒng)。接下來我們對這種智能的EDA工具進行初步的學(xué)習(xí)。使大家以后的數(shù)字系統(tǒng)設(shè)計更加容易上手。菜單欄快捷工具欄第一步:打開軟件任務(wù)管理窗口信息欄工作區(qū)資源管理窗口l快捷工具欄:提供設(shè)置(setting),編譯(compile)等快捷方式,方便用戶使用,用戶也可以在菜單欄的下拉菜單找到相應(yīng)的選項。l菜單欄:軟件所

3、有功能的控制選項都可以在其下拉菜單中找到。l信息欄:編譯或者綜合整個過程的詳細信息顯示窗口,包括編譯通過信息和報錯信息。

4、所建工程的保存路徑第二步:新建工程(file>newProjectWizard)1工程名稱:頂層模塊名(芯片級設(shè)計為實體名),要求與工程名稱相同如果有已經(jīng)存在的文件就在該過程中添加,軟件將直接將用戶所添加的文件添加到工程中。工程名稱2添加已有文件(沒有已有文件的直接跳過next)

5、3選擇芯片型號(我們選擇MAX3000A系列下的EPM3256AQC208-10芯片)(注:如果不下載到開發(fā)板上進行測試,這一步可以不用設(shè)置)

6、選擇芯片快速搜索所需的芯片所選的芯片的系列型號4選擇仿真,綜合工具(第一次實驗全部利用quartus做,三項都選None,然后next)

7、選擇時序分析儀選擇第三方仿真工具,如果使用Quartus內(nèi)部仿真工具則選擇none選擇第三方綜合工具,如果使用Quartus內(nèi)部綜合工具則選擇none5工程建立完成(點finish)工程建立完成,該窗口顯示所建立工程所有的芯片,其他第三方EDA工具選擇情況,以及模塊名等等信息。

8、第三步:添加文件(file>new>VHDLfile),新建完成之后要先保存。我們選擇VerilogHDLFile設(shè)計文件格式既

9、選擇Verilog文本輸入形式第四步:編寫程序以實現(xiàn)一個與門和或門為例,Verilog描述源文件如下:moduletest(a,b,out1,out2);inputa,b;Outputout1,out2;assignout1=a&b;assignout2=a

10、b;endmodule然后保存源文件;第五步:檢查語法(點擊工具欄的這個按鈕(startAnalysis&synthesis))

11、語法檢查成功,沒有error級別以上的錯誤該窗口顯示了語法檢查后的詳細信息,包括所使用的io口資源的多少等內(nèi)容,相應(yīng)的英文名大家可以自己查閱點擊確定完成語法

12、檢查第六步:(鎖定引腳,點擊工具欄的(pinplanner))(注:如果不下載到開發(fā)板上進行測試,引腳可以不用分配)頂層某塊的輸入輸出口與物理的芯片端口想對應(yīng)各個端口的輸入輸出類型雙擊location為您的輸入輸出配置引腳。

13、選擇為使用端口選項卡第七步:整體編譯(工具欄的按鈕(startComplilation))該窗口給出綜合后代碼的資源使用情況既芯片型號等等信息。第八步:功能仿真(直接利用quratus進行功能仿真)1將仿真類型設(shè)置為功能仿真(Assignments>setting>SimulatorSettings>下拉>Functi

14、on)

15、Functional表示功能仿真,既不包括時序信息,timinng表示時序仿真。加入線及寄存器的延時信息1建立一個波形文件:(new>VectorWaveformFile)添加波形文件作為信號輸出文件,以便觀察信號的輸出情況

16、然后導(dǎo)入引腳(雙擊Name下面空白區(qū)域>NodeFinder>list>點擊):點擊產(chǎn)生端口列表點擊如下圖添加信號雙擊彈出右邊的對話框接下來設(shè)置激勵信號(單擊>選擇>Timing>Multipliedby1)我們自定義的輸入信號設(shè)置輸入信號周期設(shè)置仿真的開始及結(jié)束時間設(shè)置b信號源的時候類同設(shè)置a信號源,最后一步

17、改為Multipliedby2

18、然后要先生成仿真需要的網(wǎng)表(工具欄processing>GenerateFunctionalSimulationNetlist)接下來開始仿真(仿真前要將波形文件保存,點擊工具欄開始仿真):

19、由a,b兩個信號經(jīng)過我們設(shè)計的模塊產(chǎn)生的結(jié)果觀察波形,剛好符合我們的邏輯。功能仿真通過。第九步:下載(點擊(Programmer),再點擊HardwareSetup配置下載電纜,單擊彈出窗口的“AddHardware”按鈕,選擇并口下載ByteBlasterMVorByteBlasterMVⅡ,單擊“Close”按鈕完成

20、設(shè)置。CPLD器件生成的下載文件后綴名為.pof,點擊下圖所示方框,選中下載文件,然后直接點擊start按鈕開始下載)點擊該按鈕開始下載下載進度條下載是該選項必須打勾完!

當前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。