基于fpga的dds波形發(fā)生器

基于fpga的dds波形發(fā)生器

ID:871565

大?。?81.98 KB

頁數(shù):14頁

時間:2017-09-22

基于fpga的dds波形發(fā)生器_第1頁
基于fpga的dds波形發(fā)生器_第2頁
基于fpga的dds波形發(fā)生器_第3頁
基于fpga的dds波形發(fā)生器_第4頁
基于fpga的dds波形發(fā)生器_第5頁
資源描述:

《基于fpga的dds波形發(fā)生器》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、基于FPGA的DDS波形發(fā)生器設(shè)計班級:08電子信息姓名:焦春煥學(xué)號:080230159基于FPGA的DDS波形發(fā)生器設(shè)計【摘要】詳細(xì)闡述了直接數(shù)字頻率合成器的原理與設(shè)計,利用VerilogHDL語言實現(xiàn)了DDS功能?!靖攀觥繉F(xiàn)場可編程邏輯器件FPGA和DDS技術(shù)相結(jié)合,具體的體現(xiàn)了基于VHDL語言的靈活設(shè)計和修改方式是對傳統(tǒng)頻率合成實現(xiàn)方法的一次重要改進(jìn)。FPGA器件作為系統(tǒng)控制的核心,其靈活的現(xiàn)場可更改性,可再配置能力,對系統(tǒng)的各種改進(jìn)非常方便,在不更改硬件設(shè)計部分電路的基礎(chǔ)上還可以進(jìn)一步提高系統(tǒng)的性能。文章給出仿真結(jié)果,經(jīng)過驗證本設(shè)計能

2、夠達(dá)到其預(yù)期性能指標(biāo)?!鞠到y(tǒng)設(shè)計部分】·1整個設(shè)計組織結(jié)構(gòu)DDS基本原理??DDS建立在采樣定理基礎(chǔ)上,首先對需要產(chǎn)生的波形進(jìn)行采樣,將采樣值數(shù)字化后存入存儲器作為查找表,然后通過查表讀取數(shù)據(jù),再經(jīng)D/A轉(zhuǎn)換器轉(zhuǎn)換為模擬量,將保存的波形重新合成出來。DDS基本原理框圖如圖1所示。除了濾波器(LPF)之外,DDS系統(tǒng)都是通過數(shù)字集成電路實現(xiàn)的,易于集成和小型化。系統(tǒng)的參考時鐘源通常是一個具有高穩(wěn)定性的晶體振蕩器,為各組成部分提供同步時鐘。頻率控制字(FSW)實際上是相位增量值(二進(jìn)制編碼)作為相位累加器的累加值。相位累加器在每一個參考時鐘脈沖輸入

3、時,累加一次頻率字,其輸出相應(yīng)增加一個步長的相位增量。由于相位累加器的輸出連接在波形存儲器(ROM)的地址線上,因此其輸出的改變就相當(dāng)于查表。這樣就可以通過查表把存儲在波形存儲器內(nèi)的波形抽樣值(二進(jìn)制編碼)查找出來。ROM的輸出送到D/A轉(zhuǎn)換器,經(jīng)D/A轉(zhuǎn)換器轉(zhuǎn)換成模擬量輸出。系統(tǒng)總體方案設(shè)計???該設(shè)計以FPGA開發(fā)平臺為核心,將各波形的幅值/相位量化數(shù)據(jù)存儲在ROM內(nèi),按照設(shè)定頻率,以相應(yīng)頻率控制字k為步進(jìn),對相位進(jìn)行累加,以累加相位值作為地址碼讀取存放在存儲器內(nèi)的波形數(shù)據(jù),經(jīng)D/A轉(zhuǎn)換和幅度控制、濾波即可得到所需波形。波形發(fā)生器采取全數(shù)字

4、化結(jié)構(gòu),用硬件描述語言Verilog設(shè)計實現(xiàn)其頻率可調(diào)可顯示。經(jīng)開發(fā)平臺的D/A轉(zhuǎn)化和外加濾波整形處理波形數(shù)據(jù),理論上能夠?qū)崿F(xiàn)任意頻率的各種波形。系統(tǒng)總體設(shè)計方框圖如圖2所示?!?系統(tǒng)功能各個子單元設(shè)計實現(xiàn)(1)波形數(shù)據(jù)產(chǎn)生單元???波形數(shù)據(jù)產(chǎn)生單元是信號發(fā)生器設(shè)計的主體。在此,采用DDS原理設(shè)計的信號發(fā)生器能完成三種波形(正弦、三角和方波)數(shù)據(jù)的產(chǎn)生,而且根據(jù)控制信號還可完成選定波形指定頻率的輸出。波形數(shù)據(jù)產(chǎn)生單元按功能實現(xiàn)上的相互聯(lián)系可劃分為頻率控制字生成模塊、相位累加器模塊和波形數(shù)據(jù)ROM表模塊,如圖3所示。其中,頻率控制字生成模塊可根據(jù)

5、輸入產(chǎn)生指定頻率字,同時顯示輸入頻率數(shù)字。相位累加器模塊負(fù)責(zé)對所選波形的相位尋址,以頻率控制字作為步長反復(fù)進(jìn)行累加運(yùn)算。波形數(shù)據(jù)ROM表模塊存放三種波形的幅值/相位量化值,通過地址選擇相應(yīng)波形的數(shù)據(jù)。系統(tǒng)輸入控制使用4×4鍵盤.鍵盤主要按鍵功能介紹如下:???“0~9”:數(shù)字鍵,設(shè)定信號頻率;???“確定”:用于對波形信號設(shè)置的確認(rèn),波形信號的設(shè)置必須“確定”后才有效;“←”:刪除已輸入信號頻率數(shù)字的最后一位,用于修改設(shè)置的頻率;???“清零”:將頻率數(shù)字快速全部清零;???“↑”:步進(jìn)增大控制;???“↓”:步進(jìn)減小控制。???設(shè)定頻率輸出范

6、圍為1kHz~10MHz,頻率步進(jìn)為50Hz。系統(tǒng)輸出采用8個LED數(shù)碼管,以掃描方式顯示(單位為Hz)頻率數(shù)字。根據(jù)DDS原理,以步進(jìn)值50Hz作為頻率控制字1,那么最大值10MHz對應(yīng)的頻率控制字為200000,用18位二進(jìn)制數(shù)值就可以表示(218>200000)。從抽樣值恢復(fù)出原波形數(shù)據(jù),理論上每個周期波形數(shù)據(jù)至少抽取2個點(diǎn),考慮到實際應(yīng)用時受頻率損耗、線間串?dāng)_等因素的限制,該設(shè)計采用22b的頻率控制字和相位累加器,4Kb的8位波形ROM表,取相位累加器輸出的高12b尋址波形數(shù)據(jù),三種波形按幅值/相位對應(yīng)關(guān)系分別存儲782個數(shù)據(jù)。故各波形

7、數(shù)據(jù)單位周期有800768(782×210)個相位狀態(tài),完全滿足任一波形在單位周期內(nèi)取4個幅值點(diǎn)的要求,可保證即使輸出最大頻率的波形仍能達(dá)到較好的效果。波形選擇功能由兩位開關(guān)組合實現(xiàn),共有四種狀態(tài),其中三組用來表征不同的波型,另一組留作擴(kuò)展波形用。(2)D/A轉(zhuǎn)換單元???數(shù)/模轉(zhuǎn)換單元是繼波形數(shù)據(jù)產(chǎn)生單元之后,將數(shù)字量形式的波形幅值轉(zhuǎn)換成所要求的合成頻率的模擬量形式信號。DAC輸出信號實際上是階梯模擬信號,需在數(shù)/模轉(zhuǎn)換后利用低通濾波器對波形進(jìn)行平滑處理。在此,采用ADI公司生產(chǎn)的單片雙8位CMOS乘法數(shù)/模轉(zhuǎn)換器AD7528,線性度達(dá)到1/

8、2,轉(zhuǎn)換時間達(dá)到納秒級,可以很準(zhǔn)確地進(jìn)行10MHz信號的量化運(yùn)算。(3)濾波處理單元???濾波器是一種能通過有用頻率信號而同時抑制(或衰減)無用頻率信

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。