專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型.doc

專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型.doc

ID:27827564

大?。?2.50 KB

頁數(shù):3頁

時間:2018-12-06

專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型.doc_第1頁
專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型.doc_第2頁
專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型.doc_第3頁
資源描述:

《專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型.doc》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學術(shù)論文-天天文庫。

1、專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型  芯片設(shè)計和驗證工程師通常要為在硅片上實現(xiàn)的每一行RTL代碼寫出多達10行測試平臺代碼。驗證任務在設(shè)計周期內(nèi)可能會占用50%或更多的時間。盡管如此辛苦,仍有接近60%的芯片存在功能瑕疵,需要返工。由于HDL仿真不足以發(fā)現(xiàn)系統(tǒng)級錯誤,芯片設(shè)計人員正利用FPGA來加速算法創(chuàng)建和原型設(shè)計?! ±肍PGA處理大型測試數(shù)據(jù)集可以使工程師快速評估算法和架構(gòu)并迅速做出權(quán)衡。工程師也可以在實際環(huán)境下測試設(shè)計,避免因使用HDL仿真器消耗大量時間。系統(tǒng)級設(shè)計和驗證工具(如MATLAB和Simul

2、ink)通過在FPGA上快速建立算法原型,可以幫助工程師實現(xiàn)這些優(yōu)勢?! ”疚膶⒔榻B使用MATLAB和Simulink創(chuàng)建FPGA原型的最佳方法。這些最佳方法包括:在設(shè)計過程初期分析定點量化的效應并優(yōu)化字長,產(chǎn)生更小、更高效的實現(xiàn)方案;利用自動HDL代碼生成功能,更快生成FPGA原型;重用具有HDL協(xié)同仿真功能的系統(tǒng)級測試平臺,采用系統(tǒng)級指標分析HDL實現(xiàn)方案;通過FPGA在環(huán)仿真加速驗證(圖1)?!   槭裁丛贔PGA上建立原型?  在FPGA上建立算法原型可以增強工程師的信心,使他們相信自己的算法在實際環(huán)境中的表現(xiàn)能夠與預期相符。除了高

3、速運行測試向量和仿真方案,工程師還可以利用FPGA原型試驗軟件功能以及諸如RF和模擬子系統(tǒng)的相關(guān)系統(tǒng)級功能。此外,由于FPGA原型運行速度更快,可以使用大型數(shù)據(jù)集,暴露出仿真模型未能發(fā)現(xiàn)的缺陷。  采用HDL代碼生成功能的基于模型的設(shè)計可以使工程師有效地建立FPGA原型,如圖2所示。該圖向我們展示了這樣一種現(xiàn)實情況:工程師經(jīng)??s短詳細設(shè)計階段,試圖通過盡快開始硬件開發(fā)階段以符合開發(fā)周期的要求?,F(xiàn)實中,當工程師發(fā)現(xiàn)定點算法達不到系統(tǒng)要求時,就得在HDL創(chuàng)建階段重新審視詳細設(shè)計階段。這樣的重疊工作將使HDL創(chuàng)建階段延長(如紫色長條所示),并可能引

4、發(fā)各種設(shè)計問題(如膠合邏輯或設(shè)計補?。??!   ∮捎谧詣親DL代碼生成流程比手工編碼快,工程師得以把節(jié)省下來的時間投入到詳細設(shè)計階段,生成更優(yōu)質(zhì)的定點算法。與手動的工作流程相比,這種方法使工程師能夠以更快的速度生成質(zhì)量更佳的FPGA原型。

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。