唐介《電工學(xué)》第12章(紀(jì))

唐介《電工學(xué)》第12章(紀(jì))

ID:40141131

大小:2.05 MB

頁數(shù):69頁

時(shí)間:2019-07-23

唐介《電工學(xué)》第12章(紀(jì))_第1頁
唐介《電工學(xué)》第12章(紀(jì))_第2頁
唐介《電工學(xué)》第12章(紀(jì))_第3頁
唐介《電工學(xué)》第12章(紀(jì))_第4頁
唐介《電工學(xué)》第12章(紀(jì))_第5頁
資源描述:

《唐介《電工學(xué)》第12章(紀(jì))》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。

1、第12章組合邏輯電路12.1集成基本門電路12.2集成復(fù)合門電路12.3組合邏輯電路的分析12.4組合邏輯電路的設(shè)計(jì)12.6譯碼器12.5編碼器第12章組合邏輯電路邏輯門電路是數(shù)字電路中最基本的邏輯元件,是組成數(shù)字電路的基本單元。所謂門就是一種開關(guān),它能按照一定的條件去控制信號(hào)的通過或不通過。門電路的輸入和輸出之間存在一定的邏輯關(guān)系(因果關(guān)系),所以門電路又稱為邏輯門電路。由電子電路實(shí)現(xiàn)邏輯運(yùn)算時(shí),它的輸入和輸出信號(hào)都是用電位(或稱電平)的高低表示的。高電平和低電平都不是一個(gè)固定的數(shù)值,而是有一定的變化范圍。12.1集成基本門電路

2、簡(jiǎn)介電平的高低一般用“1”和“0”兩種狀態(tài)區(qū)別,若規(guī)定高電平為“1”,低電平為“0”則稱為正邏輯。反之則稱為負(fù)邏輯。若無特殊說明,均采用正邏輯。100VUCC高電平低電平EABCY1.與邏輯關(guān)系:當(dāng)決定事件的各個(gè)條件全部具備之后事件才發(fā)生。ABCYY=ABC&1三種基本邏輯關(guān)系與門邏輯符號(hào)邏輯式ABCY00000000000111100001111010101011與門真值表第11章11.1設(shè):開關(guān)斷開、燈不亮用邏輯“0”表示,開關(guān)閉合、燈亮用邏輯“1”表示。真值表是用列表的方法將邏輯電路輸入變量不同組合狀態(tài)下所對(duì)應(yīng)的輸出變量的取

3、值一一對(duì)應(yīng)列入一個(gè)表中,此表稱為邏輯函數(shù)的真值表。是表示邏輯函數(shù)的一種方法。ABCY00000000000111100001111010101011與門真值表ABCYY=ABC&與門邏輯符號(hào)邏輯式AEBCY2.或邏輯關(guān)系:當(dāng)決定事件的各個(gè)條件中有一個(gè)或一個(gè)以上具備之后,事件就會(huì)發(fā)生。YABC?1Y=A+B+C??或門邏輯符號(hào)或門邏輯式>1ABCY00010111110111100001111010101011或門真值表第11章11.1EY3.非邏輯關(guān)系:決定事件的條件只有一個(gè),當(dāng)條件具備時(shí),事件不會(huì)發(fā)生,條件不存在時(shí),事件發(fā)生。A

4、1YY=AAR??非門邏輯符號(hào)非門邏輯式AY0011非門真值表第11章11.112.1.1分立元件門電路簡(jiǎn)介1.二極管與門電路第11章11.1輸入A、B、C全為高電平“1”,輸出Y為“1”。輸入A、B、C不全為“1”,輸出Y為“0”。0V0V0V0V0V3V+U12VRDADCABYDBC3V3V3V0V00000010101011001000011001001111ABYC“與”門邏輯狀態(tài)表0V3V邏輯關(guān)系:“與”邏輯即:有“0”出“0”,全“1”出“1”Y=ABC邏輯表達(dá)式:邏輯符號(hào):&ABYC0000001010101100

5、1000011001001111ABYC“與”門邏輯狀態(tài)表0V0V0V0V0V3V3V3V3V0V00000011101111011001011101011111ABYC“或”門邏輯狀態(tài)表3V3V-U12VRDADCABYDBC輸入A、B、C全為低電平“0”,輸出Y為“0”。輸入A、B、C有一個(gè)為“1”,輸出Y為“1”。2.二極管或門電路邏輯關(guān)系:“或”邏輯即:有“1”出“1”,全“0”出“0”Y=A+B+C邏輯表達(dá)式:邏輯符號(hào):ABYC>100000011101111011001011101011111ABYC“或”門邏輯狀態(tài)表

6、1.與門和非門構(gòu)成與非門Y=ABCY=A+B+CABC1Y&ABCY&12.2集成復(fù)合門電路2.或門和非門構(gòu)成或非門第11章11.2ABC1Y>1ABCY>14.異或門Y=AB+AB5.同或門AC=1YY=AB+ABABY=13.與或非門Y=AB+CD第11章11.2ABCDY&&>1有“1”出“0”,全“0”出“1”1Y“非”門00010010101011001000011001001110ABYC“或非”門邏輯狀態(tài)表“或”門ABC>1“或非”門YABC>1Y=A+B+C邏輯表達(dá)式:12.2.1“或非”門電路+5VABCT1R1

7、R2T2T3T4T5R3R5R4YT1等效電路+5vABCR1C1B112.2.2TTL與非門的基本原理第11章11.2+5VABCT1R1R2T2T3T4T5R3R5R4uo(Y)設(shè)uA=0.3V則VB1=0.3+0.7=1VRLuo=5–ube3–ube4–uR2(?。?5–0.7–0.7=3.6VY=1拉電流VB1=1Vuo=3.6V?+5vABCR1C1B1T2、T5截止T3、T4導(dǎo)通第11章11.2+5VABCT1R1R2T2T3T4T5R3R5R4uo(Y)設(shè)uA=uB=uC=3.6V,輸入端全部是高電平,VB1升高,

8、足以使T2,T5導(dǎo)通,uo=0.3V,Y=0。且VB1=2.1V,T1發(fā)射結(jié)全部反偏。VC2=VCE2+VBE5=0.3+0.7=1V,使T3導(dǎo)通,T4截止。灌電流T1R1+VccVB1=2.1VVC2=1Vuo=0.3V5vABCR1C1B1第1

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。