eda實(shí)驗(yàn) 七段譯碼顯示

eda實(shí)驗(yàn) 七段譯碼顯示

ID:20426699

大?。?36.00 KB

頁(yè)數(shù):5頁(yè)

時(shí)間:2018-10-12

eda實(shí)驗(yàn) 七段譯碼顯示_第1頁(yè)
eda實(shí)驗(yàn) 七段譯碼顯示_第2頁(yè)
eda實(shí)驗(yàn) 七段譯碼顯示_第3頁(yè)
eda實(shí)驗(yàn) 七段譯碼顯示_第4頁(yè)
eda實(shí)驗(yàn) 七段譯碼顯示_第5頁(yè)
資源描述:

《eda實(shí)驗(yàn) 七段譯碼顯示》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫(kù)

1、河北科技大學(xué)實(shí)驗(yàn)報(bào)告2010級(jí)電信專業(yè)101班學(xué)號(hào)13年5月6日姓名同組人指導(dǎo)教師于國(guó)慶實(shí)驗(yàn)名稱實(shí)驗(yàn)三七段譯碼顯示成績(jī)實(shí)驗(yàn)類型設(shè)計(jì)型批閱教師一、實(shí)驗(yàn)?zāi)康模?)掌握VHDL語言的行為描述設(shè)計(jì)時(shí)序電路。(2)掌握FPGA動(dòng)態(tài)掃描顯示電路設(shè)計(jì)方法。(3)熟悉進(jìn)程(process)和順序語句的應(yīng)用。二、實(shí)驗(yàn)原理:用4個(gè)開關(guān)作為加法器的一組輸入變量,共4組輸入變量;對(duì)每組變量進(jìn)行譯碼,變換成0~F標(biāo)準(zhǔn)段碼,段碼中“1”表示段亮,“0”表示段滅。一位時(shí)鐘輸入作為掃描顯示位掃時(shí)鐘,四位位掃輸出,依次輸出高電平。8位段碼輸出,根據(jù)位選狀態(tài)選擇輸出四組輸入變量的相應(yīng)譯碼結(jié)果。四

2、組輸入采用試驗(yàn)箱K1~K16,時(shí)鐘輸入選擇試驗(yàn)箱CP1或CP2;試驗(yàn)箱LED顯示選擇動(dòng)態(tài)顯示方式(CZ1開關(guān)ST選擇OFF),段碼、位碼分別掃描輸出,某個(gè)管的位碼有效期間,將其對(duì)應(yīng)的段碼輸出,各位碼依次有效,實(shí)現(xiàn)循環(huán)掃描顯示,將輸入的16位二進(jìn)制數(shù),每4位一組,分別顯示到4個(gè)數(shù)碼管上(0~F)。三、實(shí)驗(yàn)內(nèi)容及步驟1.打開MUXPLUSIIVHDL編輯器,完成七段譯碼顯示的設(shè)計(jì)。包括VHDL程序輸入、編譯、綜合。實(shí)驗(yàn)程序如下:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.All;ENTITYqiduanyimaISPORT(CLK:INS

3、TD_LOGIC;A:OUTSTD_LOGIC_VECTOR(3DOWNTO0);5B:INSTD_LOGIC_VECTOR(15DOWNTO0);C:OUTSTD_LOGIC_VECTOR(6DOWNTO0));ENDqiduanyima;ARCHITECTUREsimpleOFqiduanyimaISBEGINPROCESS(CLK)VARIABLEQ:INTEGERRANGE0TO5;VARIABLECOUNT:STD_LOGIC_VECTOR(3DOWNTO0);BEGINIFCLK'EVENTANDCLK='1'THENQ:=Q+1;CASEQISW

4、HEN1=>A(3DOWNTO0)<="1000";WHEN2=>A(3DOWNTO0)<="0100";WHEN3=>A(3DOWNTO0)<="0010";WHEN4=>A(3DOWNTO0)<="0001";WHENOTHERS=>NULL;ENDCASE;CASEQISWHEN1=>COUNT(3DOWNTO0):=B(3DOWNTO0);WHEN2=>COUNT(3DOWNTO0):=B(7DOWNTO4);WHEN3=>COUNT(3DOWNTO0):=B(11DOWNTO8);WHEN4=>COUNT(3DOWNTO0):=B(15DOWNTO1

5、2);WHENOTHERS=>NULL;ENDCASE;IFQ=5THENQ:=0;ENDIF;ENDIF;CASECOUNTISWHEN"0000"=>C(6DOWNTO0)<="0111111";WHEN"0001"=>C(6DOWNTO0)<="0000110";WHEN"0010"=>C(6DOWNTO0)<="1011011";WHEN"0011"=>C(6DOWNTO0)<="1001111";WHEN"0100"=>C(6DOWNTO0)<="1100110";5WHEN"0101"=>C(6DOWNTO0)<="1101101";WHEN"01

6、10"=>C(6DOWNTO0)<="1111101";WHEN"0111"=>C(6DOWNTO0)<="0000111";WHEN"1000"=>C(6DOWNTO0)<="1111111";WHEN"1001"=>C(6DOWNTO0)<="1101111";WHEN"1010"=>C(6DOWNTO0)<="1110111";WHEN"1011"=>C(6DOWNTO0)<="1111100";WHEN"1100"=>C(6DOWNTO0)<="0111001";WHEN"1101"=>C(6DOWNTO0)<="1011110";WHEN"1110"

7、=>C(6DOWNTO0)<="1111001";WHEN"1111"=>C(6DOWNTO0)<="1110001";WHENOTHERS=>NULL;ENDCASE;ENDPROCESS;ENDARCHITECTUREsimple;2、建立仿真波形文件,使用MAXPLUSIISimulator功能進(jìn)行功能仿真。仿真結(jié)果如下:3、目標(biāo)器件選擇與管腳鎖定并重新編譯、綜合、適配。FPGA型號(hào):EP1K100QC208-3引腳綁定:5NODE綁定FPGA引腳對(duì)應(yīng)實(shí)驗(yàn)箱上的A0PIN-169M1DA1PIN-170M1CA2PIN-172M1BA3PIN-173M1

8、AB0PIN-64KL1B1PIN-6

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。