電工電子基本邏輯運(yùn)算.ppt

電工電子基本邏輯運(yùn)算.ppt

ID:48234342

大?。?45.50 KB

頁(yè)數(shù):44頁(yè)

時(shí)間:2020-01-18

電工電子基本邏輯運(yùn)算.ppt_第1頁(yè)
電工電子基本邏輯運(yùn)算.ppt_第2頁(yè)
電工電子基本邏輯運(yùn)算.ppt_第3頁(yè)
電工電子基本邏輯運(yùn)算.ppt_第4頁(yè)
電工電子基本邏輯運(yùn)算.ppt_第5頁(yè)
資源描述:

《電工電子基本邏輯運(yùn)算.ppt》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫(kù)。

1、8.2基本邏輯運(yùn)算8.3常用復(fù)合邏輯8.4集成邏輯門第8章基本邏輯運(yùn)算及集成邏輯門一、基本邏輯運(yùn)算設(shè):開(kāi)關(guān)閉合=“1”開(kāi)關(guān)不閉合=“0”燈亮,L=1燈不亮,L=08.2基本邏輯運(yùn)算與邏輯——只有當(dāng)決定一件事情的條件全部具備之后,這件事情才會(huì)發(fā)生。1.與運(yùn)算與邏輯表達(dá)式:AB燈L不閉合不閉合閉合閉合不閉合閉合不閉合閉合不亮不亮不亮亮0101BLA0011輸入0001輸出與邏輯真值表2.或運(yùn)算或邏輯表達(dá)式:L=A+B或邏輯——當(dāng)決定一件事情的幾個(gè)條件中,只要有一個(gè)或一個(gè)以上條件具備,這件事情就發(fā)生。AB燈L不閉合不閉合閉

2、合閉合不閉合閉合不閉合閉合不亮亮亮亮0101BLA0011輸入0111輸出或邏輯真值表3.非運(yùn)算非邏輯——某事情發(fā)生與否,僅取決于一個(gè)條件,而且是對(duì)該條件的否定。即條件具備時(shí)事情不發(fā)生;條件不具備時(shí)事情才發(fā)生。A燈L閉合不閉合不亮亮LA0110非邏輯真值表非邏輯表達(dá)式:8.3、常用復(fù)合邏輯2.或非——由或運(yùn)算和非運(yùn)算組合而成。1.與非——由與運(yùn)算和非運(yùn)算組合而成。0101BLA0011輸入1110輸出“與非”真值表0101BLA0011輸入1000輸出“或非”真值表3.“異或”和“同或”異或是一種二變量邏輯運(yùn)算,當(dāng)兩

3、個(gè)變量取值相同時(shí),邏輯函數(shù)值為0;當(dāng)兩個(gè)變量取值不同時(shí),邏輯函數(shù)值為1。0101BLA0011輸入0110輸出“異或”真值表異或的邏輯表達(dá)式為:(1)兩變量的“異或邏輯”和“同或邏輯”互為反函數(shù)。BAL=A=+B兩變量的“異或邏輯”和“同或邏輯”互為反函數(shù)。圖2–11多變量的“異或”電路(2)多變量的“異或”及“同或”邏輯多變量的“異或”或“同或”運(yùn)算,要利用兩變量的“異或門”或“同或門”來(lái)實(shí)現(xiàn)。圖2–12多變量的“同或”電路由圖2-11(a)得:由圖2-11(b)得:由圖2-12(a)得:由圖2-12(b)得:⊙

4、⊙(2)偶數(shù)個(gè)變量的“同或”,等于這偶數(shù)個(gè)變量的“異或”之非。如:A⊙B=A⊙B⊙C⊙D=奇數(shù)個(gè)變量的“同或”,等于這奇數(shù)個(gè)變量的“異或”。如:A⊙B⊙C=將0,1值代入多變量的異或式中可得出如下結(jié)論。(1)奇數(shù)個(gè)“1”相異或結(jié)果為1;偶數(shù)個(gè)1相異或結(jié)果為0。2.2.5邏輯運(yùn)算的優(yōu)先級(jí)別邏輯運(yùn)算的優(yōu)先級(jí)別決定了邏輯運(yùn)算的先后順序。在求解邏輯函數(shù)時(shí),應(yīng)首先進(jìn)行級(jí)別高的邏輯運(yùn)算。各種邏輯運(yùn)算的優(yōu)先級(jí)別,由高到低的排序如下:長(zhǎng)非號(hào)是指非號(hào)下有多個(gè)變量的非號(hào)。2.2.6邏輯運(yùn)算的完備性(略)2.2.7正負(fù)邏輯在數(shù)字系統(tǒng)

5、中,邏輯值是用邏輯電平表示的。若用邏輯高電平UH表示邏輯“真”,用邏輯低電平UL表示邏輯“假”,則稱為正邏輯;反之,則稱為負(fù)邏輯。表2-5電位關(guān)系與正、負(fù)邏輯同樣的方法可得到正與等于負(fù)或,正異或等于負(fù)同或。集成門電路的分類1.按內(nèi)部有源器件的不同分為:雙極型晶體管集成門電路:LSTTL、ECL、I2L單極型MOS集成門電路:CMOS、NMOS、PMOS、LDMOS、VDMOS……晶體管和MOS管集成門電路:BiCMOS2.按集成度分為:SSI(小規(guī)模IC)、MSI(中規(guī)模IC)、LSI(大規(guī)模IC)、VLSI(超大規(guī)

6、模IC)。2.3集成邏輯門2.3.1TTL與非門的基本結(jié)構(gòu)及工作原理1.電路基本結(jié)構(gòu)2.功能分析(1)輸入全為高電平3.6V時(shí)。T2、T3飽和導(dǎo)通,實(shí)現(xiàn)了與非門的邏輯功能之一:輸入全為高電平時(shí),輸出為低電平。由于T2飽和導(dǎo)通,VC2=1V。T4和二極管D都截止。由于T3飽和導(dǎo)通,輸出電壓為:VO=VCES3≈0.3V該發(fā)射結(jié)導(dǎo)通,VB1=1V。T2、T3都截止。(2)輸入有低電平0.3V時(shí)。實(shí)現(xiàn)了與非門的邏輯功能的另一方面:輸入有低電平時(shí),輸出為高電平。忽略流過(guò)RC2的電流,VB4≈VCC=5V。由于T4和D導(dǎo)通,所

7、以:VO≈VCC-VBE4-VD=5-0.7-0.7=3.6(V)綜合上述兩種情況,該電路滿足與非的邏輯功能,即:3主要參數(shù)(1)TTL與非門提高工作速度的原理a.采用多發(fā)射極三極管加快了存儲(chǔ)電荷的消散過(guò)程。b.采用了推拉式輸出級(jí),輸出阻抗比較小,可迅速給負(fù)載電容充放電。(2)TTL與非門傳輸延遲時(shí)間tpd導(dǎo)通延遲時(shí)間tPHL——從輸入波形上升沿的中點(diǎn)到輸出波形下降沿的中點(diǎn)所經(jīng)歷的時(shí)間。一般TTL與非門傳輸延遲時(shí)間tpd的值為幾納秒~十幾個(gè)納秒。截止延遲時(shí)間tPLH——從輸入波形下降沿的中點(diǎn)到輸出波形上升沿的中點(diǎn)所經(jīng)

8、歷的時(shí)間。與非門的傳輸延遲時(shí)間tpd:(3)抗干擾能力1.電壓傳輸特性曲線:Vo=f(Vi)ABCDE(1)輸出高電平電壓VOH——在正邏輯體制中代表邏輯“1”的輸出電壓。VOH的理論值為3.6V,產(chǎn)品規(guī)定輸出高電壓的最小值VOH(min)=2.4V。VOH的標(biāo)準(zhǔn)值是3V。(2)輸出低電平電壓VOL——在正邏輯體制中代表邏輯“0”的輸出電壓。V

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。