基本邏輯運(yùn)算和邏輯門.ppt

基本邏輯運(yùn)算和邏輯門.ppt

ID:51651991

大?。?019.00 KB

頁數(shù):37頁

時(shí)間:2020-03-27

基本邏輯運(yùn)算和邏輯門.ppt_第1頁
基本邏輯運(yùn)算和邏輯門.ppt_第2頁
基本邏輯運(yùn)算和邏輯門.ppt_第3頁
基本邏輯運(yùn)算和邏輯門.ppt_第4頁
基本邏輯運(yùn)算和邏輯門.ppt_第5頁
資源描述:

《基本邏輯運(yùn)算和邏輯門.ppt》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫

1、第二章邏輯門內(nèi)容提要:(1)數(shù)字電路的基本邏輯單元——門電路,及其對應(yīng)的邏輯運(yùn)算與圖形描述符號。(2)三態(tài)邏輯門和集電極開路輸出門。(3)TTL集成門的電路簡介、邏輯功能、外特性和性能參數(shù)。(4)CMOS集成門的邏輯功能、外特性和性能參數(shù)。1主要內(nèi)容:與、或、非三種基本邏輯運(yùn)算與、或、非三種基本邏輯門的邏輯功能邏輯門真值表的列法畫各種邏輯門電路的輸出波形2.1基本邏輯門重點(diǎn):基本邏輯運(yùn)算基本邏輯門的邏輯功能2在邏輯代數(shù)中,最基本的邏輯運(yùn)算有與、或、非三種。最基本的邏輯關(guān)系有三種:與邏輯關(guān)系、或邏輯關(guān)系、非邏輯關(guān)系。實(shí)現(xiàn)基本邏輯運(yùn)算和常用復(fù)合邏輯運(yùn)算的單元電路稱

2、為邏輯門電路。32.1.1與門實(shí)現(xiàn)“與”運(yùn)算的電路稱為與邏輯門,簡稱與門。邏輯與運(yùn)算可用開關(guān)電路中兩個(gè)開關(guān)相串聯(lián)的例子來說明。4“與”運(yùn)算的邏輯表達(dá)式為:F=AB“與”運(yùn)算真值表:“與”邏輯的運(yùn)算規(guī)律為:5與門的邏輯符號:國內(nèi)符號國際符號例2-2:向2輸入與門輸入圖示的波形,求其輸出波形F。解:62.1.2或門實(shí)現(xiàn)“或”運(yùn)算的電路稱為或邏輯門,簡稱或門。邏輯或運(yùn)算可用開關(guān)電路中兩個(gè)開關(guān)相并聯(lián)的例子來說明7“或”運(yùn)算的邏輯表達(dá)式為:F=A+B“或”運(yùn)算真值表:“或”邏輯的運(yùn)算規(guī)律為:8或門的邏輯符號:例2-4:向2輸入或門輸入圖示的波形,求其輸出波形F。解:92

3、.1.2非門實(shí)現(xiàn)“非”運(yùn)算的電路稱為非邏輯門,簡稱非門。邏輯“非”運(yùn)算可用圖(a)中的開關(guān)電路來說明。在圖(b)中,若令A(yù)表示開關(guān)處于常開位置,則A非表示開關(guān)處于常閉位置。10“非”運(yùn)算的邏輯表達(dá)式為:“非”運(yùn)算真值表:“非”邏輯的運(yùn)算規(guī)律為:11非門的邏輯符號:例2-5:向非門輸入圖示的波形,求其輸出波形F。解:122.1.3集成非門簡介一、TTL反相器TTL反相器的工作原理A為高電平:T1倒置運(yùn)用,VB1=2.1V,T2、T5飽和,VC2=0.9V,T4截止,L為低電平。即A=1,L=0。b)A為低電平:T1深飽和運(yùn)用,VB1=0.9V,T2、T5截止,T

4、4導(dǎo)通(放大狀態(tài)),L為高電平。即A=0,L=1。13二、CMOS非門電路由NMOS和PMOS兩種場效應(yīng)管組成的邏輯電路稱為互補(bǔ)MOS,即CMOS電路。CMOS反相器電路(P285,圖11-21)注意:圖中FET均為增強(qiáng)型CMOS反相器的開關(guān)模型14142.2復(fù)合邏輯門與非、或非、異或、同或的復(fù)合邏輯運(yùn)算與非門、或非門的邏輯功能異或門、同或門的邏輯功能各種復(fù)合邏輯門的真值表描述及輸出波形主要內(nèi)容:15基本邏輯運(yùn)算的復(fù)合叫做復(fù)合邏輯運(yùn)算。而實(shí)現(xiàn)復(fù)合邏輯運(yùn)算的電路叫復(fù)合邏輯門。最常用的復(fù)合邏輯門有與非門、或非門、與或非門和異或門等。162.2.1與非門“與”運(yùn)算后

5、再進(jìn)行“非”運(yùn)算的復(fù)合運(yùn)算稱為“與非”運(yùn)算,實(shí)現(xiàn)“與非”運(yùn)算的邏輯電路稱為與非門。與非門的邏輯關(guān)系表達(dá)式為:與非門的邏輯符號:“與非”門真值表:172.2.2或非門“或”運(yùn)算后再進(jìn)行“非”運(yùn)算的復(fù)合運(yùn)算稱為“或非”運(yùn)算,實(shí)現(xiàn)“或非”運(yùn)算的邏輯電路稱為或非門?;蚍情T的邏輯關(guān)系表達(dá)式為:或非門的邏輯符號:“或非”門真值表:182.2.3異或門實(shí)現(xiàn)“異或”邏輯運(yùn)算的邏輯電路稱為異或門。異或門的邏輯關(guān)系表達(dá)式為:異或門的邏輯符號:“異或”門真值表:192.2.3同或門“異或”運(yùn)算之后再進(jìn)行“非”運(yùn)算,則稱為“同或”運(yùn)算。實(shí)現(xiàn)“同或”邏輯運(yùn)算的邏輯電路稱為同或門。同或門

6、的邏輯關(guān)系表達(dá)式為:同或門的邏輯符號:“同或”門真值表:20212.2.4集成復(fù)合門電路P273一、TTL與非門電路多發(fā)射極管T1的二極管等效電路TTL與非門集成電路主要有:74LS00,74LS10,74LS20和74LS30等。典型的TTL與非門電路圖21TTL與非門電路的低電平輸出工作狀態(tài)2222TTL與非門電路的高電平輸出工作狀態(tài)2323TTL門電路的灌電流工作狀態(tài)TTL與非門灌電流負(fù)載能力受限于低電平扇出系數(shù)2424TTL門電路的拉電流工作狀態(tài)拉電流負(fù)載能力受限于高電平扇出系數(shù)2525二、TTL或非門電路TTL或非門集成電路有74LS02、74LS2

7、7等。2626三、TTL與或非門電路TTL與或非門集成電路有74LS54、74LS55等。2727四、肖特基TTL與非門電路肖特基箝位晶體管,簡稱肖特基晶體管。肖特基TTL門電路2828五、CMOS門電路場效應(yīng)管的開關(guān)模型:場效應(yīng)管像一個(gè)開關(guān),它有無窮大的“斷開”電阻和有限的“導(dǎo)通”電阻RonNMOS管符號PMOS管符號2929(一)CMOS與非門電路CMOS電路特點(diǎn):互補(bǔ)CMOS結(jié)構(gòu)的上拉和下拉網(wǎng)絡(luò)互為對偶網(wǎng)絡(luò),這意味著在上拉網(wǎng)絡(luò)中并聯(lián)的PMOS管相應(yīng)于在下拉網(wǎng)絡(luò)中NMOS管的串聯(lián)。3030(二)CMOS或非門電路CMOS或非門電路:3131(三)CMOS門

8、電路的構(gòu)成規(guī)則一個(gè)CMOS門是由上拉網(wǎng)

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會顯示錯(cuò)亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時(shí)聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。