vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt

vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt

ID:58878923

大小:1.30 MB

頁數(shù):139頁

時(shí)間:2020-09-30

vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt_第1頁
vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt_第2頁
vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt_第3頁
vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt_第4頁
vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt_第5頁
資源描述:

《vhdl設(shè)計(jì)初步(新模版)31716【課件】.ppt》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。

1、《數(shù)字電路與系統(tǒng)設(shè)計(jì)》EDA實(shí)驗(yàn)VHDL設(shè)計(jì)初步VHDL歷史回顧VHDL語言是美國國防部(DOD)在20世紀(jì)80年代初為實(shí)現(xiàn)其高速集成電路計(jì)劃(VHSIC-VeryHighSpeedIntegratedCircuit)而提出的一種硬件描述語言(HDL-HardwareDescriptionLanguage),以作為各合同商之間提交復(fù)雜電路設(shè)計(jì)文檔的一種標(biāo)準(zhǔn)方案,VHDL的含義為超高速集成電路硬件描述語言。1987年被采納為IEEE1076標(biāo)準(zhǔn)(VHDL’87)。1993年被更新為IEEE1164標(biāo)準(zhǔn)(VHDL’93)。VHDL—VHSICHardwareDescriptionLan

2、guageHDL的出現(xiàn)是為了適應(yīng)電子系統(tǒng)設(shè)計(jì)的日益復(fù)雜性。若以計(jì)算機(jī)軟件的設(shè)計(jì)與電路設(shè)計(jì)做個(gè)類比:機(jī)器碼好比晶體管/MOS管;匯編語言好比電路網(wǎng)表;HDL語言就如同高級(jí)語言。幾種常用的HDL語言:(1)VHDL硬件描述語言:功能強(qiáng),規(guī)范性好;(2)VerilogHDL硬件描述語言:功能強(qiáng)、靈活性高;(3)ABEL硬件描述語言:屬于較低級(jí)的硬件描述語言;(4)AHDL硬件描述語言:Altera公司開發(fā),語法簡單,但不通用。其中:VHDL和VerilogHDL已成為IEEE標(biāo)準(zhǔn)。VHDL—VHSICHardwareDescriptionLanguageVHDL在語法和風(fēng)格上類似與現(xiàn)代高

3、級(jí)編程語言。但要注意,VHDL畢竟描述的是硬件,它包含許多硬件特有的結(jié)構(gòu)。HDL是用文字化方法描述電子電路與系統(tǒng)。計(jì)算機(jī)語言描述特點(diǎn)是:順序性HDL語言描述的特點(diǎn)是:并行性VHDL—VHSICHardwareDescriptionLanguageVHDL與計(jì)算機(jī)語言的區(qū)別運(yùn)行的基礎(chǔ)計(jì)算機(jī)語言是在CPU+RAM構(gòu)建的平臺(tái)上運(yùn)行VHDL設(shè)計(jì)的結(jié)果是由具體的邏輯、觸發(fā)器組成的數(shù)字電路執(zhí)行方式計(jì)算機(jī)語言基本上以串行的方式執(zhí)行VHDL在總體上是以并行方式工作驗(yàn)證方式計(jì)算機(jī)語言主要關(guān)注于變量值的變化VHDL要實(shí)現(xiàn)嚴(yán)格的時(shí)序邏輯關(guān)系《數(shù)字電路與系統(tǒng)設(shè)計(jì)》回顧組合邏輯電路時(shí)序邏輯電路分析設(shè)計(jì)真值表

4、分析設(shè)計(jì)輸入/輸出抽象(實(shí)體)電路功能實(shí)現(xiàn)(結(jié)構(gòu)體)EntityArchitecture……與、或、非與非、或非異或、同或RS觸發(fā)器D觸發(fā)器T觸發(fā)器JK觸發(fā)器主要內(nèi)容安排1多路選擇器的VHDL描述2時(shí)序電路的VHDL描述3更復(fù)雜電路的VHDL描述4習(xí)題1多路選擇器的VHDL描述例1.12選1多路選擇器的VHDL描述2選1輸入/輸出端口(實(shí)體-Entity)abymux21s電路功能實(shí)現(xiàn)(結(jié)構(gòu)體-Architecture)?例1.12選1多路選擇器的實(shí)體描述1多路選擇器的VHDL描述abymux21sENTITYmux21ISPORT(a,b:INBIT;S:INBIT;y:OUTB

5、IT);ENDENTITYmux21;說明:以關(guān)鍵字ENTITY引導(dǎo),以END(ENTITY)xxx結(jié)尾的語句部分,稱為實(shí)體。描述電路的外部情況及接口性質(zhì)。ENTITYmux21ISPORT(a,b:INBIT;s:INBIT;y:OUTBIT);ENDENTITYmux21;ARCHITECTUREoneOFmux21ISBEGINy<=aWHENs='0'ELSEb;ENDARCHITECTUREone;例1.12選1多路選擇器的結(jié)構(gòu)體描述1(行為描述)abymux21sS=0S=1abyS說明:以關(guān)鍵字ARCHITECTURE引導(dǎo),以END(ARCHITECTURE)xxx結(jié)

6、尾的語句部分,稱為結(jié)構(gòu)體。描述電路的內(nèi)部邏輯功能或電路結(jié)構(gòu)。1多路選擇器的VHDL描述例1.12選1多路選擇器的結(jié)構(gòu)體描述2(原理圖描述)……ARCHITECTUREoneOFmux21ISSIGNALd,e:BIT;--d,e為內(nèi)部信號(hào)BEGINd<=aAND(NOTS);e<=bANDs;y<=dORe;ENDARCHITECTUREone;abymux21s1多路選擇器的VHDL描述例1.12選1多路選擇器的結(jié)構(gòu)體描述3(布爾方程描述)1多路選擇器的VHDL描述y<=(aAND(NOTs))OR(bANDs);ARCHITECTUREbehaveOFmux21ISBEGINE

7、NDbehave;……y=as+bsabymux21s說明:以上三種結(jié)構(gòu)體描述都是并行語句例1.12選1多路選擇器的結(jié)構(gòu)體描述4(進(jìn)程描述)1多路選擇器的VHDL描述S=0S=1abySabymux21s……ARCHITECTUREoneOFmux21ISBEGINPROCESS(a,b,s)BEGINIFs='0'THENy<=a;ELSEy<=b;ENDIF;ENDPROCESS;ENDARCHITECTUREone;--a,b,s為敏感信號(hào)表2選1多路選擇器功能

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。